版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、片上系統(tǒng)(SoC)技術(shù)的快速發(fā)展對包括數(shù)字信號處理器(DSP)在內(nèi)的各種VLSI測試帶來了挑戰(zhàn)。內(nèi)建自測試(BIST)技術(shù)已成為解決VLSI測試難題和降低測試成本的重要手段?;诶奂悠鞯腂IST因復(fù)用VLSI中的部分加法器作為VLSI的測試生成器、測試響應(yīng)壓縮器,能夠減少硬件開銷且性能好,近幾年正成為VLSI測試領(lǐng)域的研究熱點(diǎn)之一。本論文基于累加器,對DSP數(shù)據(jù)通路的BIST技術(shù)進(jìn)行了創(chuàng)新性和探索性研究,主要包括以下五方面內(nèi)容。
2、 1.提出并詳細(xì)探討了BIST環(huán)境中DSP數(shù)據(jù)通路的一種基于掃描通路法的可測性設(shè)計(jì)方案:利用三態(tài)門,實(shí)現(xiàn)DSP數(shù)據(jù)通路測試狀態(tài)與工作狀態(tài)的轉(zhuǎn)換,在測試狀態(tài)下將數(shù)據(jù)通路中的部分寄存器轉(zhuǎn)化成掃描鏈,并切斷數(shù)據(jù)通路中的反饋回路。該方案通用性強(qiáng)、可測性好、額外硬件開銷小且不會降低原VLSI性能。 2.研究了基于累加器的BIST環(huán)境中DSP數(shù)據(jù)通路的測試生成。證明了,n位加/減法器的2n位測試矢量(TP)可由兩個n位累加器產(chǎn)生的矢量合成。
3、針對DSP數(shù)據(jù)通路中加/減法器的具體情況,通過優(yōu)化TP最低位子空間,探索出了基于累加器的一種測試生成優(yōu)化方法。仿真實(shí)驗(yàn)表明,優(yōu)化TP能完全覆蓋加法器的組合固定型故障。研究出了陣列乘法器的TP,證明了這些TP能由累加器生成。仿真實(shí)驗(yàn)表明,這些TP能完全覆蓋陣列乘法器的單、雙組合固定型故障。同時,分析了常輸入乘法器的TP,指出這些TP可由累加器產(chǎn)生。 3.研究了累加器生成的TP,提出了基于累加器的BIST環(huán)境中DSP數(shù)據(jù)通路低功耗測
4、試生成的一種有效方法:對測試矢量進(jìn)行偽格雷碼編碼,以在測試期間降低被測電路模塊的開關(guān)活動率,該編碼通過復(fù)用數(shù)據(jù)通路中的加法器經(jīng)濟(jì)地予以實(shí)現(xiàn)。仿真實(shí)驗(yàn)表明,編碼后的TP較大地降低了基于累加器的BIST測試功耗。 4.研究了基于累加器的BIST環(huán)境中DSP數(shù)據(jù)通路分階分層的測試方法:將DSP數(shù)據(jù)通路中部分加法器復(fù)用成其測試生成器,部分寄存器復(fù)用成掃描鏈,根據(jù)DSP數(shù)據(jù)通路的結(jié)構(gòu)規(guī)則性,按階逐層地完成DSP數(shù)據(jù)通路的測試。該方法通用性
5、強(qiáng)、測試效率高、測試時間短、故障覆蓋率高、額外硬件開銷小。 5.研究了基于累加器測試生成的加法器測試,提出了DSP數(shù)據(jù)通路中加法器的一種有效自測試方案。擴(kuò)展了測試響應(yīng)累加器壓縮思想,提出了加法器的一種BIST方案。根據(jù)這些方案,對行波進(jìn)位加法器分別進(jìn)行了自測試、BIST的原理性電路設(shè)計(jì)。仿真實(shí)驗(yàn)表明,這些自測試、BIST的測試性能高,額外硬件開銷小。該研究有助于解決基于累加器的BIST環(huán)境中DSP數(shù)據(jù)通路的測試生成器和響應(yīng)壓縮器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)據(jù)采集系統(tǒng)的內(nèi)建自測試技術(shù)研究.pdf
- 基于邊界掃描的內(nèi)建自測試技術(shù)及其應(yīng)用.pdf
- 基于March C+算法的存儲器內(nèi)建自測試自測試設(shè)計(jì)與仿真.pdf
- 基于軟件內(nèi)建自測試的測試用例研究.pdf
- SoC存儲器內(nèi)建自測試技術(shù)研究.pdf
- 一種DSP數(shù)據(jù)通路的設(shè)計(jì)實(shí)現(xiàn).pdf
- 32位浮點(diǎn)DSP數(shù)據(jù)通路的研究與設(shè)計(jì).pdf
- NoC系統(tǒng)的內(nèi)建自測試(BIST)技術(shù)研究.pdf
- 內(nèi)建自測試的重復(fù)播種測試生成研究.pdf
- 基于多掃描鏈的內(nèi)建自測試設(shè)計(jì).pdf
- 基于FPGA的內(nèi)建自測試設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多掃描電路的內(nèi)建自測試方法研究.pdf
- 內(nèi)建自測試march算法的優(yōu)化研究.pdf
- 基于微處理器核的隨機(jī)邏輯內(nèi)建自測試技術(shù)研究.pdf
- 低功耗內(nèi)建自測試(BIST)設(shè)計(jì)技術(shù)的研究.pdf
- 基于VMM的數(shù)據(jù)通路驗(yàn)證平臺的設(shè)計(jì).pdf
- 軟件內(nèi)建自測試中的測試程序生成.pdf
- 集成電路低功耗內(nèi)建自測試技術(shù)的研究.pdf
- 存儲器內(nèi)建自測試及內(nèi)核功能測試研究
- 數(shù)字電路內(nèi)建自測試方法的研究.pdf
評論
0/150
提交評論