版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、現(xiàn)場(chǎng)可編程門陣列(FPGA)能夠減少電子系統(tǒng)的開發(fā)風(fēng)險(xiǎn)和開發(fā)成本,縮短上市時(shí)間,降低維護(hù)升級(jí)成本,故廣泛地應(yīng)用在電子系統(tǒng)中。最新的FPGA都采用了層次化的布線資源結(jié)構(gòu),與以前的結(jié)構(gòu)發(fā)生了很大的變化。由于FPGA布線資源的固定性和有限性,因此需要開發(fā)適用于這種層次化的FPGA結(jié)構(gòu)并提高布線資源有效利用率的布線算法。同時(shí)由于晶體管尺寸的不斷減小,有必要在FPGA布線算法中考慮功耗和時(shí)序問題。 本論文所作的研究工作主要包括:提出一種基
2、于Tile的FPGA結(jié)構(gòu)描述方法,對(duì)FPGA功耗模型和時(shí)序模型進(jìn)行了研究,實(shí)現(xiàn)了考慮FPGA功耗、布線資源利用率的布線算法。 在FPGA結(jié)構(gòu)描述方面,本文在分析現(xiàn)代商用FPGA層次化結(jié)構(gòu)及學(xué)術(shù)上對(duì)FPGA描述方法的基礎(chǔ)上,提出一種基于Tile的FPGA結(jié)構(gòu)描述。由于基本Tile的重復(fù)性,采用該方法可以簡(jiǎn)化FPGA結(jié)構(gòu)的描述,同時(shí)由于該方法是以硬件結(jié)構(gòu)為根據(jù),為FPGA軟硬件提供了簡(jiǎn)單而靈活的接口,該方法在原型系統(tǒng)中測(cè)試證明是正確
3、的。 在FPGA功耗模型方面,本文研究了ASIC中關(guān)于電路功耗計(jì)算的基本方法,并將其應(yīng)用到FPGA功耗分析中。在模型中的采用了混合的功耗模型,包括動(dòng)態(tài)功耗模型和靜態(tài)功耗模型。動(dòng)態(tài)功耗的計(jì)算采用基于節(jié)點(diǎn)狀態(tài)轉(zhuǎn)換率的開關(guān)級(jí)動(dòng)態(tài)功耗計(jì)算和邏輯塊宏模型,靜態(tài)功耗則采用基于公式計(jì)算的晶體管漏電功耗模型和邏輯塊基于仿真的LUT/MUX表達(dá)式計(jì)算模型。這些功耗模型將運(yùn)用到我們后面的功耗計(jì)算和基于功耗驅(qū)動(dòng)的布線算法中。 在FPGA布線算
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- FPGA快速布局布線算法的研究與實(shí)現(xiàn).pdf
- FPGA布局布線算法的改進(jìn)與實(shí)現(xiàn).pdf
- 基于GPU的FPGA并行布線算法實(shí)現(xiàn).pdf
- FPGA布線技術(shù)的研究.pdf
- FPGA布線算法的研究.pdf
- FPGA布局布線算法的研究與優(yōu)化.pdf
- FPGA布局布線算法的研究.pdf
- FPGA中布局布線后仿真的實(shí)現(xiàn)算法.pdf
- 反熔絲FPGA 芯片的布線資源規(guī)劃與設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于SRAM型FPGA布線算法的優(yōu)化及實(shí)現(xiàn).pdf
- FPGA互連結(jié)構(gòu)與布局布線算法研究.pdf
- FPGA抗SEU布局布線算法的研究與改進(jìn).pdf
- 細(xì)顆粒FPGA布局布線算法優(yōu)化與其軟件實(shí)現(xiàn).pdf
- FPGA低功耗布局布線算法的研究與改進(jìn).pdf
- FPGA結(jié)構(gòu)和布局布線算法研究.pdf
- 抗輻射FPGA布局布線算法研究.pdf
- 基于SAT的FPGA布線技術(shù)研究.pdf
- FPGA自動(dòng)布局布線算法.pdf
- 動(dòng)態(tài)可重構(gòu)FPGA的布局布線算法研究.pdf
- 用于FPGA的新型混合布線算法的研究.pdf
評(píng)論
0/150
提交評(píng)論