已閱讀1頁,還剩53頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、浮點運算單元(FPU)是處理器中專門進行浮點算術(shù)運算的電路單元,廣泛應用在科學計算,DSP和圖象處理. 本文主要研究浮點運算中的關(guān)鍵技術(shù).首先,文章研究了浮點運算中使用頻率最高的加法器的設(shè)計技術(shù).主要介紹雙數(shù)據(jù)通道和三數(shù)據(jù)通道浮點加法器的設(shè)計原理,超高精度浮點加法器的設(shè)計.超高精度浮點加法運算過程中,由于有效數(shù)長度明顯增加,有效數(shù)相加對系統(tǒng)性能的影響更為突出.針對有效數(shù)相加問題,本文提出了三輸入加法樹的設(shè)計方法,并就其性能作了簡
2、要的分析.第二,本文在分析了數(shù)字電路實現(xiàn)乘法運算的基本原理及部分積優(yōu)化原理的基礎(chǔ)上,提出了一種具有動態(tài)加速浮點乘法運算功能的變基Booth算法.該算法可以在不增加加法器負擔的條件下收到很好的加速效果.在一個普通的2輸入加法器的支持下,平均加速效果至少好于8基Booth,而面積和速度都優(yōu)于前者.同目前集中于乘法器中陣列結(jié)構(gòu)的優(yōu)化方法研究相比,本文為乘法器優(yōu)化設(shè)計找出了一種新的研究方向.變基booth編碼方法具有一般性,對于其它乘法器設(shè)計有
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能浮點處理單元設(shè)計.pdf
- 高性能浮點除法單元的設(shè)計.pdf
- 高性能浮點乘法單元的設(shè)計.pdf
- 高性能浮點運算單元設(shè)計研究.pdf
- 高性能CPU中浮點開方單元的分析與實現(xiàn).pdf
- 64位高性能浮點運算單元的設(shè)計與驗證.pdf
- 高性能可配置浮點運算執(zhí)行單元設(shè)計與測試.pdf
- 高精度高性能浮點除法、開方單元的研究與設(shè)計.pdf
- 設(shè)計高性能浮點加法器.pdf
- 高性能浮點DSP中ALU的研究與設(shè)計.pdf
- 高性能浮點加法器的研究與設(shè)計.pdf
- 高性能CPU中浮點加法器的設(shè)計與實現(xiàn).pdf
- 高性能微處理器浮點乘加單元的研究.pdf
- YHFT-XDSP高性能浮點ALU的設(shè)計優(yōu)化與驗證.pdf
- 高性能CPU中浮點乘法器的設(shè)計與實現(xiàn).pdf
- 高性能浮點三角函數(shù)運算部件的設(shè)計與驗證.pdf
- 高性能浮點乘加部件的VISI結(jié)構(gòu)設(shè)計.pdf
- 高性能浮點DSP教學實驗平臺的研究與實現(xiàn).pdf
- 高性能浮點除法和平方根的設(shè)計和實現(xiàn).pdf
- 32位高性能M-DSP浮點ALU的設(shè)計優(yōu)化與驗證.pdf
評論
0/150
提交評論