2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩88頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、以浮點計算為主的高性能科學計算已成為科技進步的重要推動力,但浮點計算性能仍然是高性能通用DSP的重要瓶頸,研制具有高浮點計算性能的通用DSP具有重要意義。本課題來源于64位多核YHFT-XDSP,主頻為1.25GHz。
  本文設(shè)計的浮點ALU單元是 YHF T-XDSP的關(guān)鍵運算部件,其實現(xiàn)的31條浮點指令占該DSP浮點指令總數(shù)的70%,而且實現(xiàn)結(jié)構(gòu)較為復雜。據(jù)S.F.Oberman的研究顯示,該類單元計算量占處理器浮點計算總量

2、55%以上,對整個DSP的浮點運算性能起著關(guān)鍵作用。本文的研究工作主要圍繞浮點ALU單元的設(shè)計、實現(xiàn)、優(yōu)化和驗證等,主要工作和創(chuàng)新點如下:
  1、設(shè)計了浮點 ALU單元的指令集和總體結(jié)構(gòu)。針對YHFT-XDSP的性能要求,對應(yīng)用算法進行了研究,設(shè)計了浮點ALU單元的指令集和總體結(jié)構(gòu)。通過對指令實現(xiàn)算法分析,我們將浮點ALU單元指令分為浮點加法、浮點轉(zhuǎn)換、查表操作和特殊運算四大類,采用四個模塊實現(xiàn)。
  2、完成了浮點 AL

3、 U單元的詳細設(shè)計和實現(xiàn)。研究了當前主流的雙通路浮點加法算法,通過對現(xiàn)有單通路浮點加法器進行精簡、雙通路改造、邏輯調(diào)整和流水站的重新劃分,實現(xiàn)了優(yōu)化的低延遲3級流水浮點加法模塊;單獨設(shè)計實現(xiàn)了浮點轉(zhuǎn)換模塊,使浮點轉(zhuǎn)換指令和浮點ALU單元的整體性能得到很大提升;同時還完成了查表操作模塊、特殊運算模塊的結(jié)構(gòu)設(shè)計和實現(xiàn)。
  3、對浮點AL U單元進行了時序和面積的優(yōu)化與綜合。初始的RT L實現(xiàn)在時序和性能方面并未達到Y(jié)HF T-XDS

4、P的設(shè)計要求,我們通過結(jié)構(gòu)調(diào)整、分站處理、邏輯復用與預測、低功耗等方面對單元進行優(yōu)化,綜合結(jié)果證明,浮點ALU單元的最終性能和面積達到了設(shè)計要求。在40nm工藝下綜合,滿足450ps時鐘約束,關(guān)鍵路徑延時相比上一代芯片和XDSP分別減少了30.6%和8.7%,電路總面積31348.1615。
  4、對浮點 AL U單元進行了全面的功能驗證。為保證該單元功能的正確性,我們運用了模擬驗證、形式化驗證和硬件仿真等多種驗證方法,通過各層

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論