基于FPGA的高速數據采集系統(tǒng)的設計.pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著電子信息技術的不斷發(fā)展,FPGA技術在數據采集領域得到了廣泛的應用。數據采集系統(tǒng)中高速實時的接收處理數據有著重大的意義,在眾多的領域中高速性的價值越來越得到體現(xiàn)。比如在電力傳輸,爆炸等一些特殊場合,溫度、壓力等物理參數變化非常迅速,對這些物理量進行監(jiān)視和測量,就需要采樣速率高的數據采集系統(tǒng)。高速數據采集系統(tǒng)內部需要由高速邏輯電路實現(xiàn)。由于 FPGA具有并行處理的能力。所以本論文采用了 FPGA作為核心控制器件。
  FPGA(

2、現(xiàn)場可編程邏輯門陣列)具有高速、高集成度和高可靠性的特點,本課題設計了一個基于 FPGA的高速數據采集系統(tǒng),采用 Xilinx-V5系列的FPGA搭建的硬件平臺,以 FPGA作為整個系統(tǒng)的控制核心,利用 A/D轉換器來完成對 AD數據的轉換,從而進行存儲和傳輸。通過CCS編程控制 DSP將串口發(fā)來的指令傳送給 FPGA,然后查詢 FPGA的FIFO狀態(tài),當查詢到半滿的狀態(tài)時,即開始從 FIFO讀取數據,將數據發(fā)送到串口。DSP控制 FP

3、GA的操作均由讀寫寄存器完成。
  本設計的高速數據采集系統(tǒng)具有采樣速率高、精度高、存儲量大、上傳速度快等特性,采樣方式為并行交替實時采樣,利用兩個采樣速率為250MSPS的A/D轉換器并行交替采樣一路信號,實現(xiàn)500MSPS采樣速率,采樣精度可達16bits,采集點數為1~25K,具有硬件累加功能,累加次數為1~250K,帶寬200KHz,信號輸入范圍6dBm(±632mV),可廣泛用于對數據采集的速率、精度、存儲量要求較高的多

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論