verilog的仿真問題_第1頁
已閱讀1頁,還剩7頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、你好,我們在做verilog仿真時遇到了一些問題,希望你能幫我們看看。下面我就簡要的說說什么問題?。【褪侨缦滤镜脑韴D:電路主要由一個DIV8分頻的模塊、一個DIV2分頻的模塊和外部一些控制的信號模塊組成,使得這兩個分頻模塊能夠正常工作,從而實現(xiàn)電路的計數(shù)功能(當(dāng)CLK_AFTER_DIV輸入端輸入時鐘脈沖數(shù)為256時,OUT端輸出一個高電平)。INPUT的端口有:CLK_32.768:時鐘信號,上升有效。CLK_AFTER_DIV:

2、分頻模塊出來的時鐘信號,作為DIV8的時鐘信號。HOLD:DIV8的控制端口,低電平有效,高電平則保持上一個狀態(tài)。IN7:控制端口,高電平有效。IN8:控制端口,低電平有效。IN9:控制端口,低電平有效。S_0:控制端口,低電平有效。CON:控制端口,高電平有效。即輸出端OUT出現(xiàn)很多不定態(tài)。而且沒有實現(xiàn)分頻的效果。其中仿真語言編寫如下:initialbeginCLK_32_768=1b0CLK_AFTER_DIV=1b0CLR_0=1

3、b1CON=1b1HOLD=1b0IN7=1b1IN8=1b0IN9=1b0S_0=1b0endalways#1CLK_32_768=~CLK_32_768always#1.5CLK_AFTER_DIV=~CLK_AFTER_DIVinitial#1000$finish我們仔細(xì)分析了下上述原理圖后,發(fā)現(xiàn)問題是出在原理圖中的一個模塊名為DIV8_BLOCK的模塊。DIV8_BLOCK的模塊是實現(xiàn)256分頻的電路,他是由8個2分頻的電路模塊

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論