LXI任意波形發(fā)生器研制.pdf_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、本文對(duì)LXI任意波形發(fā)生器進(jìn)行了研究。任意波形發(fā)生器是隨著不斷進(jìn)步的計(jì)算機(jī)技術(shù)和微電子技術(shù)在測量儀器中的應(yīng)用而形成和發(fā)展起來的一類信號(hào)源。其作為LXI系統(tǒng)中的一個(gè)基礎(chǔ)激勵(lì)源,可以很方便地與其它LXI儀器組成LXI自動(dòng)測試系統(tǒng)。
  本文在參閱大量技術(shù)參考文獻(xiàn)基礎(chǔ)上,確定采用直接數(shù)字合成技術(shù)的總體方案,給出了實(shí)現(xiàn)任意波形發(fā)生器各功能的具體方案及關(guān)鍵參數(shù)和D/A轉(zhuǎn)換器、RAM、運(yùn)算放大器等器件的選擇方法。整個(gè)硬件設(shè)計(jì)分為兩部分——LX

2、I接口電路和任意波形發(fā)生器功能電路。
  首先,在任意波形發(fā)生器接口電路設(shè)計(jì)中。本課題選用ARM嵌入式微處理器作為核心控制器,充分利用ARM運(yùn)算速度快、集成度高、資源豐富的特點(diǎn),實(shí)現(xiàn)了計(jì)算機(jī)與任意波形發(fā)生器之間的通信。
  其次,在任意波形發(fā)生器功能電路設(shè)計(jì)中,采用FPGA作為數(shù)字電路的載體,提高了整體的集成度。在QuartusⅡ集成開發(fā)環(huán)境下使用Verilog硬件描述語言設(shè)計(jì)了接口譯碼模塊、系統(tǒng)D/A控制模塊和波形產(chǎn)生控制

3、模塊等邏輯電路,使數(shù)字電路具有很高的可靠性和靈活性。通過采用32位相位累加器,提高了輸出信號(hào)的頻率分辨率。在濾波器的設(shè)計(jì)中,采用組合濾波器技術(shù)(橢圓濾波器、貝塞爾濾波器),對(duì)不同信號(hào)進(jìn)行濾波,改善了輸出信號(hào)的性能;在方波產(chǎn)生電路中,采用模擬開關(guān)切換電壓輸出的方法,既降低了對(duì)D/A的性能要求又提高了方波的占空比精度,改善了方波信號(hào)質(zhì)量。
  最后,在任意波形發(fā)生器的軟件設(shè)計(jì)中,本課題采用Boa作為嵌入式Web服務(wù)器來實(shí)現(xiàn)基于Web接

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論