已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、在對數(shù)字信號進行高速實時處理SOC芯片中,常常需要DSP核作為其主要的IP單元。C32浮點型DSP處理器是面向數(shù)字信號處理的,具有高度的實時性。本文主要研究了C32中DMA模塊的IP軟核設計工作。 DMA控制器是可編程的外圍設備,它在不干涉CPU操作的情況下,傳輸數(shù)據(jù)塊到存儲器映射的任何位置。DMA有專用的片內地址和數(shù)據(jù)總線,所有DMA訪問都通過DMA的專用總線,并且由DMA控制器控制。DMA可以被外部(INT3-O)、內部的(
2、片內定時器和串口)中斷觸發(fā)運行,傳輸完成后可以向CPU發(fā)出中斷請求。 根據(jù)以上所提出的DMA功能及原理,本文首先對DMA模塊行為級的設計作了介紹,將其細化到具體時序驅動的行為,闡述了模塊內部的控制流和數(shù)據(jù)流信號之間的關系,建立了DMA模塊行為模型。并在此基礎上對該DMA的結構設計進行了詳細介紹,按照一般數(shù)字系統(tǒng)的結構,分別設計了DMA的控制部分和數(shù)據(jù)傳輸部分,并對其主要電路模塊進行了介紹。 根據(jù)數(shù)字系統(tǒng)的TOP-DOWN
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 32位浮點DSP處理器DMA模塊設計研究.pdf
- 32位浮點DSP處理器ALU研究及其IP核設計.pdf
- 浮點32位ALU研究及IP設計.pdf
- 32位浮點DSP控制通路設計.pdf
- 一種32位浮點DSP中的ALU設計.pdf
- 32位高速浮點乘法器設計技術研究.pdf
- 用FPGA開發(fā)32位浮點處理器DSP32C.pdf
- 32位浮點DSP數(shù)據(jù)通路的研究與設計.pdf
- 高性能DSP中32位浮點乘法器的設計與實現(xiàn).pdf
- 基于FPGA的高性能32位浮點FFT IP核的開發(fā).pdf
- 基于32位浮點DSP的變壓器保護的研制.pdf
- 32位高性能M-DSP浮點ALU的設計優(yōu)化與驗證.pdf
- 一種32位DSP cache的設計與驗證技術研究.pdf
- 基于DSP和FPGA的信號處理模塊及其IP核設計技術研究.pdf
- 基于DSP-IP模塊的林區(qū)火焰監(jiān)控系統(tǒng)關鍵技術研究.pdf
- 浮點32位并行乘法器設計與研究.pdf
- 32位浮點加法器的優(yōu)化設計.pdf
- 16位DSP IP核的設計與驗證技術.pdf
- 32位高性能M-DSP中支持高效數(shù)據(jù)傳輸?shù)腄MA設計與驗證.pdf
- 32位單精度浮點數(shù)的ieee表示法
評論
0/150
提交評論