版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、頻率合成技術(shù)廣泛應(yīng)用于通信、雷達(dá),電子對(duì)抗、航空航天、儀器儀表等領(lǐng)域。目前,常用的頻率合成技術(shù)有直接模擬頻率合成,鎖相環(huán)頻率合成和直接數(shù)字頻率合成。
直接數(shù)字頻率合成器(DDS)是一種全數(shù)字化的頻率合成器,它是以數(shù)字取樣技術(shù)為基礎(chǔ),由相位累加器、ROM查找表、數(shù)模轉(zhuǎn)換器和低通濾波器構(gòu)成的頻率合成器。直接數(shù)字頻率合成技術(shù)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、相位噪聲低等優(yōu)點(diǎn)。數(shù)字量化所帶來的誤差一直是數(shù)字電路
2、所面臨的難題,本文采用32位的相位累加器,同時(shí)提出壓縮ROM算法,使精度得到很大的提高。
本文首先回顧了頻率合成技術(shù)的歷史,概括了直接數(shù)字頻率合成技術(shù)的特點(diǎn)和在各個(gè)領(lǐng)域的應(yīng)用,分析了使用FPGA實(shí)現(xiàn)DDS系統(tǒng)的意義和可行性;分析了直接數(shù)字頻率合成技術(shù)的結(jié)構(gòu)和輸入輸出之間的關(guān)系;對(duì)輸出信號(hào)的頻譜特性作出了詳細(xì)分析,同時(shí)對(duì)雜散的主要來源以及抑制方法進(jìn)行了探討;介紹了Altera公司FPGA器件的開發(fā)和設(shè)計(jì)流程,并且對(duì)Veril
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的dds設(shè)計(jì)
- 基于fpga的dds仿真與設(shè)計(jì)
- 基于FPGA的DDS設(shè)計(jì)與實(shí)現(xiàn).pdf
- 畢業(yè)設(shè)計(jì)--基于fpga的dds應(yīng)用
- 基于FPGA的DDS的研究設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的DDS信號(hào)源的設(shè)計(jì).pdf
- 基于fpga的dds信號(hào)源設(shè)計(jì)
- 基于FPGA的L波段低相噪DDS設(shè)計(jì).pdf
- 基于fpga的dds信號(hào)發(fā)生器設(shè)計(jì)
- 基于fpga的簡易dds信號(hào)源設(shè)計(jì)
- 基于FPGA的低相噪DDS的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的dds信號(hào)發(fā)生器設(shè)計(jì)開題
- 基于FPGA的無相位截?cái)嗾`差DDS的設(shè)計(jì).pdf
- 基于FPGA的數(shù)字化調(diào)頻DDS系統(tǒng)設(shè)計(jì).pdf
- 基于fpga的dds信號(hào)發(fā)生器設(shè)計(jì)【開題報(bào)告】
- 畢業(yè)設(shè)計(jì)--基于fpga的dds信號(hào)發(fā)生器設(shè)計(jì)
- 基于fpga的dds信號(hào)發(fā)生器設(shè)計(jì)【文獻(xiàn)綜述】
- 基于FPGA的DDS信號(hào)發(fā)生器的研究與設(shè)計(jì).pdf
- 基于FPGA的高精度相位可控DDS的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的PXI接口的DDS信號(hào)發(fā)生器設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論