基于FPGA和單片機(jī)的DDS信號(hào)發(fā)生器設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩84頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、在現(xiàn)代測(cè)試領(lǐng)域中,信號(hào)發(fā)生器是應(yīng)用最普遍、最基本、也是最為廣泛的電子儀器之一,在電子設(shè)備的調(diào)試、維修等過程中,在學(xué)生的試驗(yàn)、實(shí)習(xí)中,經(jīng)常用到信號(hào)源。因此,精度高、穩(wěn)定性好、成本低、功能多樣的信號(hào)發(fā)生器的研究顯得非常重要。
  DDS是直接數(shù)字式頻率合成器的英文縮寫。與傳統(tǒng)的頻率合成器相比,由于具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn),DDS廣泛使用在電信與電子儀器領(lǐng)域,成為實(shí)現(xiàn)設(shè)備全數(shù)字化的一個(gè)關(guān)鍵技術(shù)?,F(xiàn)場(chǎng)可編程門陣列(

2、FPGA)由于具有計(jì)算速度快、集成度高、應(yīng)用靈活、可實(shí)現(xiàn)大容量存儲(chǔ)器等功能,廣泛應(yīng)用在數(shù)字專用集成電路的設(shè)計(jì)中。FPGA能有效地實(shí)現(xiàn)DDS技術(shù),降低生產(chǎn)成本,提高信號(hào)源的性能,代表未來的發(fā)展方向。目前信號(hào)發(fā)生器的設(shè)計(jì)技術(shù)主要有:直接合成法、間接合成法和直接數(shù)字頻率合成法(DDS)。
  本設(shè)計(jì)應(yīng)用DDS原理,在FPGA上實(shí)現(xiàn)一個(gè)DDS信號(hào)發(fā)生器的功能,硬件電路由電源電路、按鍵顯示電路、AT89S52單片系統(tǒng)、現(xiàn)場(chǎng)可編程門陣列FPG

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論