基于FPGA的三相六路信號發(fā)生器設計.pdf_第1頁
已閱讀1頁,還剩63頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、針對當前市場上流行的高性能三相信號發(fā)生器價格昂貴,性價比低的問題。本課題開發(fā)了一種輸出精度較高,價格低廉的三相六路信號發(fā)生器。其中三路輸出為電壓信號,另外三路輸出為電流信號,從而模擬三相交流電,應用于儀器的校對測量領域。
   發(fā)生器基準信號的產生采用在一片F(xiàn)PGA 芯片上實現(xiàn)六路DDS 輸出與控制的設計方案,避免了采用DDS 專用芯片的數量眾多,控制性差,靈活性不強的缺點。
   設計以FPGA 芯片為主要核心器件。其

2、輸出的六路數字正弦波信號經過D/A 芯片的轉換,隔直電路隔直生成基準信號,最后進行電流或電壓放大輸出。每路輸出信號的頻率,相位,幅度均可精細調節(jié)。信號發(fā)生器主要模塊包括外圍控制,基準信號生成,電流電壓放大和反饋回路四大部分。
   論文首先介紹了本設計的現(xiàn)實意義,并給出了信號發(fā)生器的設計目標。然后是設計的理論依據,接下來是整體方案的確定及各構成模塊的具體設計。在對各模塊的設計介紹中主要是分基本原理,器件的選型,硬件電路的設計以及

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論