基于fpga的信號(hào)發(fā)生器的設(shè)計(jì)_第1頁(yè)
已閱讀1頁(yè),還剩41頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、第1頁(yè)共42頁(yè)基于基于FPGAFPGA的信號(hào)發(fā)生器的設(shè)計(jì)的信號(hào)發(fā)生器的設(shè)計(jì)摘要信號(hào)發(fā)生器是一種能產(chǎn)生模擬波形的設(shè)備,廣泛應(yīng)用于電子電路、自動(dòng)控制和科學(xué)試驗(yàn)等領(lǐng)域。本設(shè)計(jì)細(xì)介紹了基于FPGA的信號(hào)源系統(tǒng)的構(gòu)造及其設(shè)計(jì)原理。整個(gè)系統(tǒng)組成以FPGA芯片為核心,配以必要的外圍電路組成。FPGA主要進(jìn)行初值、時(shí)鐘分頻等,外圍電路主要分為波形、頻率、幅值選擇控制電路和數(shù)據(jù)轉(zhuǎn)換電路兩部分。系統(tǒng)基于模塊化設(shè)計(jì),QuartusII為主要開(kāi)發(fā)和仿真環(huán)境,采

2、用VHDL語(yǔ)言,將軟件與硬件設(shè)計(jì)相結(jié)合,該系統(tǒng)通過(guò)了軟件仿真測(cè)試,實(shí)物連接輸出實(shí)驗(yàn),能夠?qū)崿F(xiàn)方波、正弦波、三角波和直流量等波形信號(hào)的輸出及控制。關(guān)鍵字:信號(hào)發(fā)生器FPGAQuartusII第3頁(yè)共42頁(yè)1緒論緒論1.11.1設(shè)計(jì)問(wèn)題的提出設(shè)計(jì)問(wèn)題的提出隨著科學(xué)技術(shù)的日新月異的發(fā)展,各種各樣的電子產(chǎn)品也正在逐步向著高精尖技術(shù)發(fā)展。電子技術(shù)廣泛的應(yīng)用于工業(yè)、農(nóng)業(yè)、交通運(yùn)輸、航天航空、國(guó)防建設(shè)等國(guó)民經(jīng)濟(jì)的諸多領(lǐng)域中,數(shù)字電子技術(shù)已經(jīng)廣泛滲透到

3、了人們生活的各個(gè)層面,信號(hào)發(fā)生器[2]是一種常用的信號(hào)源,廣泛應(yīng)用于電子電路、自動(dòng)控制和科學(xué)試驗(yàn)等領(lǐng)域[1]。它是一種為電子測(cè)量和計(jì)量工作提供符合嚴(yán)格技術(shù)要求的電信號(hào)設(shè)備。因此,信號(hào)發(fā)生器和示波器、電壓表、頻率計(jì)等儀器一樣是最普通、最基本的,也是應(yīng)用最廣泛的電子設(shè)備之一,幾乎所有的電參量的測(cè)量都需要用到信號(hào)發(fā)生器[2]。傳統(tǒng)通信信號(hào)發(fā)生器信號(hào)的產(chǎn)生使用模擬方法,體積大、設(shè)備笨重、成本高、功耗大、可靠性差,且精度不高[3]。為了避免傳統(tǒng)通

4、信信號(hào)發(fā)生器的信號(hào)發(fā)生技術(shù)帶來(lái)的諸多不便同時(shí)隨著數(shù)字信號(hào)處理和集成電路技術(shù)的發(fā)展,DDS(直接數(shù)字頻率合成DirectDigitalSynthesizer)技術(shù)被廣泛的應(yīng)用到信號(hào)發(fā)生器的發(fā)生和制作當(dāng)中[4]。但是,為了迎合大部分普通用戶以及適應(yīng)市場(chǎng)需求,絕大多數(shù)的DDS集成芯片只能產(chǎn)生傳統(tǒng)正弦波、矩形波、三角波等常用周期波形的信號(hào)發(fā)生器,并且利用DDS集成芯片來(lái)產(chǎn)生的信號(hào)具有系統(tǒng)不易擴(kuò)展、輸出信號(hào)的帶寬不易提高、成本高及可靠性低等缺點(diǎn)[

5、5]。FPGA(FieldProgrammableGateArray,現(xiàn)場(chǎng)可編程門陣列)器件具有高速、高可靠性和現(xiàn)場(chǎng)可編程等優(yōu)點(diǎn),已應(yīng)用于數(shù)字電路設(shè)計(jì)、微處理器系統(tǒng)、DSP、通信及ASIC設(shè)計(jì)等不同的科技領(lǐng)域,因此利用FPGA設(shè)計(jì)信號(hào)發(fā)生器具有相當(dāng)高的優(yōu)越性和非常廣闊的應(yīng)用前景[6]?;谝陨戏治?,本設(shè)計(jì)擬在DDS技術(shù)工作原理的基礎(chǔ)上,利用FPGA的靈活性(現(xiàn)場(chǎng)可編程)來(lái)實(shí)現(xiàn)信號(hào)發(fā)生器的產(chǎn)生[7]。這種設(shè)計(jì)方法不僅可以輸出用戶需要的任意

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論