版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、低密度奇偶校驗碼作為目前最接近Shannon限的編碼方式,由于逼近Shannon限的譯碼性能、較低的譯碼復雜度以及譯碼的高并行度等特點,已經被多種通信標準選為標準編碼方式。而由于在ASIC、DSP等架構上設計LDPC譯碼器時,無法避免其結構固定、吞吐率低、碼率偏向單一等問題,在新型架構上實現LDPC碼譯碼器的需求逐漸凸顯。粗粒度可重構陣列架構由于具有高度的靈活性和近ASIC的性能,迎合了通信技術在多標準共存、各標準共同演進時,從硬件無線
2、電到軟件無線電的轉變需求,受到了越來越廣泛的關注。
本文通過對于LDPC碼譯碼算法的分析及現有譯碼器的研究,以譯碼吞吐率高、誤碼率低、可配置性高為目的,基于算法及其數據流圖分析提出了RaSP-D可重構陣列譯碼器結構。具體研究內容包括以下幾個方面:(1)針對QC-LDPC碼譯碼算法原理及其譯碼算法進行了深入的對比及分析,從算法復雜度和性能等多個角度進行了討論,并最終確定了歸一化最小和算法為實現算法;(2)針對RaSP-D陣列結構
3、確定了其基本設計思想,通過譯碼算法的硬件需求分析,對其計算單元、路由結構、陣列數據端口等陣列微結構進行研究,提出了多功能計算單元、混合跨步路由結構及多樣化的數據訪存接口,提高了陣列計算效率;(3)針對于RaSP-D的存儲結構提出了可重構計算域的設計,進行了無沖突任務劃分機制、多層次組織的存儲結構和自適應訪存模態(tài)的存儲結構等多個角度的微結構設計,提高了RaSP-D的整體訪存效率;(4)針對RaSP-D的整體工作流程進行了詳細的定義,并基于
4、工作流程,進行了算法的核心算了在RaSP-D上的映射,最終,在本文的映射實例中,算法各核心步驟的平均陣列利用率均達到75%以上。
實驗使用Verilog HDL語言進行架構的相關描述,同時使用VCS工具進行了功能驗證和時序仿真并使用DC工具進行綜合。實驗結果表明,本文所設計的RaSP-D陣列結構適應于多種不同碼率和碼長的譯碼環(huán)境,平均可以達到1Gbps以上的峰值數據吞吐率,在5/6碼率下吞吐率可達到1.54Gbps,相比于現在
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 改進LDPC編譯碼算法在LTE-A系統(tǒng)中的應用.pdf
- LDPC碼編譯碼技術研究及其在LTE-A系統(tǒng)中的應用.pdf
- 基于FPGA的LTE-A系統(tǒng)中的Turbo編譯碼算法的并行化研究與實現.pdf
- 基于LTE-A系統(tǒng)MIMO球形譯碼算法研究.pdf
- 無線HDMI系統(tǒng)中的LDPC譯碼器可重構研究.pdf
- LTE-A系統(tǒng)中的turbo編碼及其并行譯碼研究與實現.pdf
- 基于LTE-A的仿真平臺搭建及MIMO關鍵算法研究與驗證.pdf
- LDPC編譯碼算法研究與設計實現.pdf
- LDPC碼譯碼算法的FPGA設計與實現.pdf
- 驗證方法學在LDPC譯碼器驗證運用中的研究.pdf
- 數字視頻廣播系統(tǒng)中的可重構LDPC譯碼器研究.pdf
- LDPC碼并行譯碼算法的研究與實現.pdf
- LTE-A波束賦形算法的研究與FPGA實現.pdf
- 基于可重構平臺的LTE上行接收端物理層核心算法實現.pdf
- LDPC譯碼算法研究及譯碼器實現.pdf
- CCSDS遙控應用中LDPC碼編譯碼算法研究與實現.pdf
- 基于LTE-Advanced系統(tǒng)的LDPC碼編譯碼算法研究.pdf
- 高效的LDPC譯碼算法.pdf
- 準循環(huán)LDPC碼的編譯碼算法研究與實現.pdf
- LDPC碼譯碼算法實現與誤碼平層分析.pdf
評論
0/150
提交評論