版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、本文針對IEEE802.11n標準中的LDPC碼的特性,進行了譯碼算法的分析研究和可重構(gòu)譯碼器的設(shè)計研究。
在譯碼算法方面,本文分析研究了基于置信傳播的軟判決譯碼算法,重點分析研究了基于置信傳播的概率域BP譯碼算法、LLR BP譯碼算法、UMP BP-Based算法(最小和或者最大積算法)、Normalized BP-Based(NMS)算法、Offset BP—Based(OMS)算法和TDMP(Turbo-Decodi
2、ngMessage-Passing)算法;同時本文還分析研究了標準消息傳遞(SMP)、行消息傳遞(RMP)、列消息傳遞(CMP)和行列消息傳遞(RCMP)四種消息傳遞機制。通過對上述算法譯碼性能的仿真結(jié)果進行分析與比較,提出了用Normalized BP-Based算法思想來優(yōu)化TDMP算法以簡化TDMP算法的校驗節(jié)點處理,同時采用行消息傳遞機制,這樣通過對算法中迭代步驟的調(diào)整,消除了譯碼迭代過程中冗余變量節(jié)點和校驗節(jié)點信息的存儲,從而
3、節(jié)省了存儲器的面積,而對校驗節(jié)點的近似簡化處理,使硬件實現(xiàn)復(fù)雜度大為降低而性能只是有略微的損失。
在優(yōu)化的TDMP算法基礎(chǔ)上,本文創(chuàng)新性地提出了一種基于ASIP(Application SpecificInstruction Set Processor)的可重構(gòu)LDPC碼譯碼器硬件結(jié)構(gòu)。該結(jié)構(gòu)利用IEEE802.11n標準所定義的LDPC碼是由基本矩陣循環(huán)移位得到的特性,借鑒計算機微處理器中的ASIP結(jié)構(gòu),通過對IEEE8
4、02.11n標準所定義的LDPC碼的校驗矩陣進行分析,采用微指令來描述校驗矩陣的基本信息,并結(jié)合本文提出的譯碼算法,使得整個譯碼流程可以由一段微指令程序來控制,而譯碼器結(jié)構(gòu)卻不受LDPC碼的碼率和碼的規(guī)則性的影響,從而使LDPC碼譯碼器可以非常靈活地實現(xiàn)12種模式的譯碼。
最后對基于ASIP結(jié)構(gòu)的LDPC可重構(gòu)譯碼器進行了實現(xiàn)和驗證。用Verilog對譯碼器進行了RTL編碼實現(xiàn),然后在ModelSim下進行了各個模塊的功能
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)字視頻廣播系統(tǒng)中的可重構(gòu)LDPC譯碼器研究.pdf
- 可重構(gòu)無線HDMI的LDPC碼研究及其設(shè)計.pdf
- DTMB系統(tǒng)中LDPC譯碼器的設(shè)計與實現(xiàn).pdf
- LDPC譯碼算法研究及譯碼器實現(xiàn).pdf
- LDPC碼譯碼器的研究與實現(xiàn).pdf
- 基于FPGA的LDPC譯碼器設(shè)計.pdf
- 數(shù)字電視中的RS譯碼器及LDPC編譯碼器設(shè)計與硬件實現(xiàn).pdf
- SC-FDE系統(tǒng)中帶有緩存的LDPC譯碼器研究.pdf
- 基于DTMB標準的LDPC譯碼器的研究.pdf
- UWB系統(tǒng)中高速LDPC碼譯碼器的實現(xiàn).pdf
- 星載LDPC編譯碼器研究.pdf
- LDPC碼譯碼器FPGA實現(xiàn)研究.pdf
- 多元LDPC碼高速編譯碼器研究.pdf
- 基于DDE理論的LDPC雙模譯碼器研究.pdf
- LDPC碼迭代譯碼器的FPGA實現(xiàn).pdf
- 高速LDPC譯碼器的設(shè)計及實現(xiàn).pdf
- 基于并行分層譯碼算法的LDPC譯碼器設(shè)計.pdf
- DVB-S2系統(tǒng)中LDPC譯碼器的研究與實現(xiàn).pdf
- 基于FPGA的高效LDPC譯碼器的研究.pdf
- hinoc2.0系統(tǒng)中高速ldpc譯碼器設(shè)計
評論
0/150
提交評論