版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、 類 別 : 全 日 制 碩 士 研 究 生 別 : 全 日 制 碩 士 研 究 生 題 目 : 高 級(jí) 在 軌 系 統(tǒng) 幀 同 步 發(fā) 送 器 基 于 U S B 2 . 0 總 線 的 接 口 設(shè) 計(jì) 與 開 發(fā) 英 文 題 目 :目 : 高 級(jí) 在 軌 系 統(tǒng) 幀 同 步 發(fā) 送 器 基 于 U S B 2 . 0 總 線 的 接 口 設(shè) 計(jì) 與 開 發(fā) 英 文 題 目 : T
2、h e D e s i g n a n d D e v e l o p m e n t o f A O S S y n c h r o n o u s T r a n s m i t t e r ’ s I n t e r f a c e B a s e d o n U S B 2 . 0 研 究 生 : 白 海 亮 研 究 生 : 白 海 亮 學(xué) 科 名 稱 : 計(jì) 算 機(jī) 應(yīng) 用 技 術(shù) 學(xué) 科 名 稱 :
3、 計(jì) 算 機(jī) 應(yīng) 用 技 術(shù) 指 導(dǎo) 教 師 : 李 維 忠 指 導(dǎo) 教 師 : 李 維 忠 副 教 授 副 教 授 二 ○ ○ 九 年 五 月 二 ○ ○ 九 年 五 月 碩 士 學(xué) 位 論 文 碩 士 學(xué) 位 論 文 分類號(hào) 分類號(hào): 學(xué)校代碼學(xué)校代碼: 10128 10128 U D C :學(xué)學(xué) 號(hào): 20061244 20061244 Abstract Advanced Orbiting Systems
4、 (AOS) is a data processing and management system which administer control and communicating data and effective carrier data between space and space (space and ground). The frame synchronization transceiver works in the
5、physics level and it’s a key and basic device of the AOS. According to the data which we have mastered, there aren’t shaped device in our country. Thus, the development of frame synchronization transceiver has an impor
6、tant research value. This research of topic is that the design and the development about the bringing general programmable interface GPIF of Cypress Corporation's EZ_USB FX2 series chip CY7C68013A, to realize transm
7、itter's data transmission AOS the frame synchronizing based on the USB2.0. GPIF realizes data transmission through the GPIF waveform's design and firmware's compilation. To configure interface connection betw
8、een GPIF and FIFO, set pins connection with waveform design GPIF Designer and analyzes timing of the GPIF waveform, realizes waveform design of the GPIF write transmit. It uses Keil C to compile the firmware program in t
9、he topic, which is mainly the massive register's configration and compilation of AOS_STR.c. It realized design of GPIF interface about the frame synchronization of transmitter Based on FPGA through the GPIF waveform’
10、 Designs and the firmware’ compilation. Topics also finished the design of transmitter and receiver which integrated with the card together with the receiver’s designer, and made it be a transceiver with complete transmi
11、ssion and receiving function. Finally it realized autoloading of firmware while the board is electrifying by firming the firmware program of frame synchronization transceiver after integration with card to board on EEPRO
12、M In order to verify the correctness of the data transmission, by using QuartusII to describe in Verilog HDL that design two hardware GPIF circuit to read the data by bytes. After testing, the data of reading is consist
13、ent with the data by GPIF transmission, to verify the correctness of the GPIF interface design. After the integration of transmitter and receiver, it has implemented self-transmitting and self-receiving of data, the tran
14、smission and receiving of data is identical.Further test design of hardware frame synchronization signal transmitter basic requirements of the subject to the basic design. Key words: AOS;USB2.0;EZ-USB FX2;CY7C68013A;GPIF
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高級(jí)在軌系統(tǒng)幀同步接收器基于usb2.0總線的接口設(shè)計(jì)與開發(fā)
- 基于usb2.0的aos幀同步信號(hào)發(fā)送器的設(shè)計(jì)與實(shí)現(xiàn)
- 基于usb2.0的高級(jí)在軌系統(tǒng)幀同步接收器
- 基于PCI總線的高級(jí)在軌系統(tǒng)幀同步信號(hào)發(fā)送器的設(shè)計(jì).pdf
- 基于PCI總線的高級(jí)在軌系統(tǒng)幀同步信號(hào)發(fā)送器的FPGA設(shè)計(jì).pdf
- usb2.0總線接口的設(shè)計(jì)與實(shí)現(xiàn)
- usb2.0接口系統(tǒng)的開發(fā)與研究
- usb2.0接口ip核的設(shè)計(jì)與開發(fā)
- usb2.0總線接口的研究及應(yīng)用
- 基于usb2.0高速接口的氣動(dòng)打標(biāo)機(jī)系統(tǒng)的開發(fā)
- 基于usb2.0總線技術(shù)的實(shí)驗(yàn)開發(fā)系統(tǒng)的實(shí)踐與研究
- usb2.0收發(fā)器接口芯片設(shè)計(jì)
- 基于usb2.0高速接口的機(jī)床振動(dòng)實(shí)驗(yàn)系統(tǒng)的開發(fā)
- 基于usb2.0接口語音采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 高級(jí)在軌系統(tǒng)幀同步收發(fā)器軟件部分的開發(fā).pdf
- 基于usb2.0接口的雷達(dá)波形發(fā)生器的設(shè)計(jì)
- 存儲(chǔ)測試系統(tǒng)中usb2.0接口的設(shè)計(jì)
- 基于usb2.0接口的10otp燒錄器設(shè)計(jì)
- 基于usb2.0接口的新型脈搏波檢測系統(tǒng)設(shè)計(jì)
- 基于verilog的fpga與usb2.0接口電路的設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論