版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、頻率合成技術(shù)是雷達、通信等電子系統(tǒng)的關(guān)鍵技術(shù)之一,很多現(xiàn)代電子設(shè)備和系統(tǒng)的功能實現(xiàn)都依賴于所用的頻率合成器的性能。直接頻率合成(DS)、鎖相(PLL)和直接數(shù)字頻率合成(DDS)是三種常用的頻率合成技術(shù)。這三種頻率合成技術(shù)都有其各自的優(yōu)缺點:(1) DS具有短的頻率轉(zhuǎn)換時間,并能實現(xiàn)任意小的頻率步進,但是其輸出諧波、噪聲以及寄生頻率難以抑制:(2) PLL對雜散的抑制較好,但是其頻率轉(zhuǎn)換速度較慢,頻率分辨率不高;(3) DDS具有快的頻
2、率轉(zhuǎn)換速度和較小的頻率分辨率,但是由于其是全數(shù)字結(jié)構(gòu),而使得其輸出帶寬窄、輸出頻率低和較差的雜散水平。所以目前頻率合成技術(shù)的研究主要是復(fù)合運用這三種技術(shù)來揚長避短。 本文以DDS、PLL和混合頻率合成技術(shù)為理論基礎(chǔ),對微波低雜散小步進頻綜的實現(xiàn)進行了研究。本文先對常見的幾種用來實現(xiàn)小步進的混合頻率合成方案進行了比較后,采用了基于PLL-DDS-PLL結(jié)構(gòu)的頻率合成方案。此方案把第一個鎖相環(huán)(PLL1)的輸出作為DDS的參考信號,
3、再用DDS的輸出去激勵第二個鎖相環(huán)(PLL2)。通過改變PLL1的輸出(即改變DDS的參考信號)來降低DDS的輸出信號的雜散,再經(jīng)過PLL2進一步抑制處于環(huán)路帶寬外的雜散。最后實驗驗證了此方案的可行性并得到測試結(jié)果:輸出頻率為2060MHz~2160MHz,步進為10kHz,輸出功率大于10dBm,相位噪聲小于-95dBc/Hz@10kHz,諧波抑制大于40dBc,雜散除了2071.43MHz等四個點外,均小于-65dBc。 本
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- L波段小步進低雜散頻綜技術(shù)研究.pdf
- C頻段小步進低相噪低雜散頻率合成器研究.pdf
- DDS-PLL低相噪低雜散頻綜研究.pdf
- 小步進Ku波段低相噪低雜散頻率合成器的研究.pdf
- 高分辨率低雜散頻綜的研制.pdf
- 雷達目標模擬器寬帶小步進頻綜的研究與設(shè)計.pdf
- 微波寬帶小步進頻率源的研究.pdf
- 微波寬帶低雜散下變頻器的研究.pdf
- 寬帶細步進低雜散信號源的實現(xiàn).pdf
- S波段低雜散高速跳頻頻綜的設(shè)計.pdf
- igbt模塊低雜散電感疊層母排設(shè)計
- 8~20GHz微波寬帶低雜散低相噪頻率源研究.pdf
- K波段微波頻綜的設(shè)計.pdf
- 2.5ghz2.7ghz微波小步進頻率源的設(shè)計
- 級聯(lián)DDS低雜散技術(shù)研究.pdf
- V波段小步進頻率源研究.pdf
- 寬帶低雜散DDS信號產(chǎn)生技術(shù)研究.pdf
- C波段及X波段頻綜模塊設(shè)計.pdf
- 雷達頻綜模塊和中頻接收模塊的設(shè)計與實現(xiàn).pdf
- X波段小步進頻率合成器研究.pdf
評論
0/150
提交評論