版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、串行通信技術(shù)是目前數(shù)據(jù)通信采用的主要方式,時(shí)鐘數(shù)據(jù)恢復(fù)(CDR)電路是其中的數(shù)據(jù)接收器的關(guān)鍵組成部分,其性能決定了接收器的總體性能。目前C DR技術(shù)的一個(gè)重要發(fā)展趨勢(shì)是朝著適應(yīng)有多速率或?qū)挿秶B續(xù)速率要求的場(chǎng)合發(fā)展,因此本文著重研究了基于鎖相環(huán)(PLL)的連續(xù)速率 CDR的設(shè)計(jì),詳細(xì)討論了各種相關(guān)模塊,如鑒頻鑒相器(PFD)、多頻帶環(huán)形壓控振蕩器(VCO)、電荷泵(CP)等。
采用 SMIC0.18μm CMOS工藝,設(shè)計(jì)了一
2、種622~3125Mbps全速率CDR電路。其中的CDR電路主要由全速率PFD、多頻帶環(huán)形VCO、CP等模塊組成。其中,全速率PF D鑒頻鑒相功能良好,且結(jié)構(gòu)簡(jiǎn)單,功耗和面積較低。多頻帶環(huán)形VC O解決了高振蕩頻率和低增益之間的矛盾問題。采用自舉基準(zhǔn)和運(yùn)放的CP減小了各種非理想因素的影響。仿真結(jié)果表明,電路工作正常,該CDR電路能恢復(fù)622~3125 Mbps之間的偽隨機(jī)數(shù)據(jù)。版圖尺寸700μm×421μm,在1.8 V電源電壓下,輸入
3、偽隨機(jī)速率3125Mbp s時(shí),功耗為100.8 mW,恢復(fù)出的數(shù)據(jù)和時(shí)鐘的抖動(dòng)峰峰值分別為5.38 ps和4.81 ps。
采用 SMIC0.18μm CMOS工藝,設(shè)計(jì)了一種622~3125Mbps半速率CDR電路。該CDR電路主要由半速率 PFD、多頻帶環(huán)形 VCO、CP、并行判決電路等模塊組成。其中,半速率PFD主要由四個(gè)雙邊沿觸發(fā)器組成,結(jié)構(gòu)簡(jiǎn)單,功耗和面積相應(yīng)降低。CP采用增益自舉共源共柵放大器和互補(bǔ)開關(guān)電路結(jié)構(gòu),
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于PLL的時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 2.5ghz全速率時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- 2.5gbspspi型半速率時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì)
- 基于半速率線性鑒相器的時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì).pdf
- 2.5gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- 高性能時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 寬鎖定范圍時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
- 基于usb2.0的時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- SerDes中時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)與驗(yàn)證.pdf
- 2.5gbps時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì)
- 40Gb-s半速率時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 高速SerDes中時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)研究.pdf
- 高速時(shí)鐘恢復(fù)電路的ASIC研究與設(shè)計(jì).pdf
- RFID鎖相時(shí)鐘恢復(fù)電路的設(shè)計(jì).pdf
- 光接收芯片內(nèi)時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì).pdf
- 突發(fā)模式時(shí)鐘數(shù)據(jù)恢復(fù)電路關(guān)鍵模塊的設(shè)計(jì).pdf
- 高性能過采樣時(shí)鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計(jì).pdf
- 多通道高速時(shí)鐘數(shù)據(jù)恢復(fù)電路設(shè)計(jì).pdf
- 基于0.18μmcmos工藝的2.488gbs時(shí)鐘數(shù)據(jù)恢復(fù)電路的設(shè)計(jì)
- 6.25gbs時(shí)鐘數(shù)據(jù)恢復(fù)電路與鎖定指標(biāo)電路設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論