版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、長(zhǎng)久以來(lái)軟硬件測(cè)試就是彼此獨(dú)立,各自發(fā)展的兩個(gè)領(lǐng)域,兩者之間幾乎沒(méi)有任何聯(lián)系.而事實(shí)上軟硬件測(cè)試存在著許多共性,測(cè)試人員也已經(jīng)自發(fā)地應(yīng)用了一些相似的測(cè)試方法,也就是說(shuō)軟硬件測(cè)試在某種程度上存在一致性.另一方面,軟件規(guī)模越來(lái)越大,測(cè)試也越來(lái)越困難.為了減輕測(cè)試負(fù)擔(dān),需要在程序開(kāi)發(fā)時(shí)就考慮測(cè)試問(wèn)題,即進(jìn)行可測(cè)性設(shè)計(jì).根據(jù)軟硬件測(cè)試一致性的思想,借助硬件BIST(Built-In-Self-Test)技術(shù),本文提出了軟件BIST可測(cè)性設(shè)計(jì)新概
2、念-----在軟件開(kāi)發(fā)階段,開(kāi)發(fā)人員在預(yù)先設(shè)定的模板中填充有利于測(cè)試的程序信息,軟件根據(jù)這些信息自身生成測(cè)試用例測(cè)試自己.本文主要研究的checkpoint的設(shè)置是BIST軟件可測(cè)性設(shè)計(jì)新概念研究的基礎(chǔ)工作.Checkpoint的設(shè)置類(lèi)似于硬件BIST技術(shù)中預(yù)埋測(cè)試功能的位置的選擇.在軟件中設(shè)置Checkpoint可增強(qiáng)可控性和可觀察性,并可減少代碼和邏輯復(fù)雜性.本文建立了Checkpoint設(shè)置策略,根據(jù)這些策略,應(yīng)用程序插裝技術(shù),并
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- BIST軟件可測(cè)性系統(tǒng)中Checkpoint的設(shè)置.pdf
- 基于BIST的NoC系統(tǒng)的通信架構(gòu)測(cè)試研究.pdf
- NoC系統(tǒng)的內(nèi)建自測(cè)試(BIST)技術(shù)研究.pdf
- 變長(zhǎng)重復(fù)播種BIST與SoC測(cè)試.pdf
- 軟件測(cè)試及其在unicall系統(tǒng)測(cè)試中的應(yīng)用.pdf
- 基于功能測(cè)試的數(shù)?;旌螧IST設(shè)計(jì).pdf
- 系統(tǒng)芯片BIST測(cè)試生成及其應(yīng)用技術(shù)研究.pdf
- 基于BIST的帶時(shí)延故障的FPGA測(cè)試.pdf
- 基于偽隨機(jī)測(cè)試的混合信號(hào)BIST研究.pdf
- 面向?qū)ο筌浖y(cè)試技術(shù)在鐵路客票系統(tǒng)軟件測(cè)試中的應(yīng)用.pdf
- 軟件測(cè)試技術(shù)在不同軟件系統(tǒng)中的應(yīng)用研究.pdf
- 產(chǎn)品監(jiān)管系統(tǒng)開(kāi)發(fā)中的軟件測(cè)試.pdf
- PMC系統(tǒng)的軟件測(cè)試.pdf
- 系統(tǒng)芯片SOC的邏輯BIST研究.pdf
- 鎖相環(huán)BIST測(cè)試電路設(shè)計(jì).pdf
- 基于低功耗和測(cè)試生成優(yōu)化的BIST設(shè)計(jì)研究.pdf
- 基于BIST的SRAM型FPGA測(cè)試技術(shù)研究.pdf
- 存儲(chǔ)測(cè)試系統(tǒng)中軟件平臺(tái)設(shè)計(jì)研究.pdf
- BIST電路的實(shí)現(xiàn)以及對(duì)SRAM的測(cè)試.pdf
- 加權(quán)內(nèi)建自測(cè)試(BIST)設(shè)計(jì)中的多目標(biāo)優(yōu)化技術(shù)研究.pdf
評(píng)論
0/150
提交評(píng)論