模擬集成電路自動(dòng)化設(shè)計(jì)方法的研究.pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著大規(guī)模集成電路技術(shù)的迅速發(fā)展,集成電路設(shè)計(jì)已向系統(tǒng)集成的方向發(fā)展.對于數(shù)字集成電路而言,已經(jīng)有許多成熟的自動(dòng)化設(shè)計(jì)方法和工具能從不同的層次進(jìn)行有效的設(shè)計(jì).相反,模擬集成電路的自動(dòng)化設(shè)計(jì)方法和工具相當(dāng)缺乏,使得模擬集成電路的設(shè)計(jì)成本占整個(gè)數(shù)?;旌舷到y(tǒng)設(shè)計(jì)成本相當(dāng)大的份額.落后的模擬集成電路自動(dòng)化設(shè)計(jì)水平已經(jīng)成為制約集成電路發(fā)展的瓶頸.該文詳細(xì)分析了模擬集成電路設(shè)計(jì)的主要特征,它是造成目前模擬集成電路自動(dòng)化設(shè)計(jì)工具落后于數(shù)字集成電路的主

2、要原因.數(shù)字集成電路自動(dòng)化設(shè)計(jì)層次式分解方法也滲透到模擬集成電路領(lǐng)域,該文將模擬集成電路自動(dòng)化設(shè)計(jì)抽象為行為級、結(jié)構(gòu)級、功能級、電路級、器件級和版圖級等層次式設(shè)計(jì)模型.性能評估器和優(yōu)化模塊是模擬集成電路自動(dòng)綜合中兩個(gè)重要的模塊.該文分析了基于通用電路模擬器和基于方程的電路性能評估技術(shù).研究了基于優(yōu)化的模擬集成電路自動(dòng)綜合的數(shù)學(xué)模型,將模擬電路綜合配置成在多唯連續(xù)空間求目標(biāo)函數(shù)非線性數(shù)學(xué)最小值問題.介紹了多唯下降單純形和模擬退火法兩種數(shù)學(xué)

3、優(yōu)化算法.結(jié)合模擬退火法和確定性迭代算法提出了一種改進(jìn)的優(yōu)化算法,該算法具有計(jì)算量小和全局收斂性特點(diǎn).該文將模擬集成電路自動(dòng)綜合設(shè)計(jì)分為高層綜合和物理綜合兩個(gè)層次,并將高層綜合分為結(jié)構(gòu)級綜合和電路級綜合兩個(gè)過程.討論了硬件描述語言VHDL-AMS在數(shù)?;旌项I(lǐng)域應(yīng)用中的必要性和主要優(yōu)點(diǎn).研究了基于層次分解、基于規(guī)則、基于優(yōu)化和基于固定電路的拓?fù)溥x擇方法以及器件尺寸優(yōu)化相關(guān)策略.研究了基于電路方程以及電路模擬器單元電路綜合方法.該文研究了基

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論