版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、該文主要對射頻通信系統(tǒng)中的兩個關(guān)鍵模塊——低噪聲放大器和頻率合成器展開了一些研究和設(shè)計工作.第一章,緒論.概要的介紹了當前無線收發(fā)器的實現(xiàn)工藝,以及收發(fā)器的基本結(jié)構(gòu).第二章,低噪聲放大器在RFIC中的實現(xiàn)和優(yōu)化.從芯片級的角度提出了射頻集成電路中低噪聲放大器的主要設(shè)計指標和基本結(jié)構(gòu);接著深入研究了共源共柵、源極電感負反饋型低噪聲放大器設(shè)計與優(yōu)化的主導(dǎo)思路和基本步驟,并用HPADS進行了仿真.第三章,射頻通信系統(tǒng)中低噪聲放大器設(shè)計.從電路
2、級的角度介紹了RF低噪聲放大器設(shè)計中的關(guān)鍵參數(shù)和主要指標,并利用S參數(shù)和Smith圓圖來折衷穩(wěn)定性,增益,噪聲等關(guān)鍵指標,從而給出了RF低噪聲放大器設(shè)計的一般方法.最后又根據(jù)該方法給出一個RF低噪聲放大器的設(shè)計實例.第四章,頻率合成器設(shè)計基礎(chǔ).首先簡要的介紹了頻率合成器的主要性能指標,接著有重點的介紹了三大頻率合成方案及其特點,最后討論了DDS與PLL頻率合成法的幾種組合方案,并選出了該設(shè)計將采用的方案.第五章,高速鎖相跳頻頻率合成器的
3、研究.首先詳細分析了DDS跳頻信號源的頻譜性能以及鎖相環(huán)路的基本原理和性能,接著給出了幾種提高鎖相式頻率合成器頻率轉(zhuǎn)換速度的方法.第六章,高速鎖相跳頻頻率合成器的研制.首先根據(jù)給定的性能指標和設(shè)計方案來設(shè)定基本參數(shù),并根據(jù)這些參數(shù)來選定各功能模塊所需的芯片;接著利用這些芯片設(shè)計出各個模塊的電路原理圖.第七章,高速鎖相跳頻頻率合成器性能的測試和分析.有序地整理了該設(shè)計實例中各模塊的實測數(shù)據(jù),并根據(jù)這些測試數(shù)據(jù)詳細地分析比較了不同參數(shù)對頻率
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS射頻集成電路的低噪放模塊的設(shè)計.pdf
- 射頻集成電路電磁參數(shù)提取.pdf
- 射頻集成電路的ESD防護技術(shù)研究.pdf
- 集成電路射頻控制系統(tǒng)研究.pdf
- WCDMA射頻前端集成電路設(shè)計.pdf
- TH-UWB通信射頻收發(fā)信機集成電路研究與設(shè)計.pdf
- 射頻集成電路中平面螺旋電感的研究.pdf
- 射頻集成電路中0.13μmcmos器件模型的研究
- 硅基射頻開關(guān)集成電路設(shè)計.pdf
- 智能功率集成電路中部分模塊的研究.pdf
- CMOS射頻集成電路片上ESD防護研究.pdf
- 射頻功率放大器集成電路研究.pdf
- 射頻集成電路中CMOS混頻器的設(shè)計.pdf
- 集成電路模塊在線清洗系統(tǒng)的研究和設(shè)計.pdf
- 硅基射頻集成電路傳輸線的特性研究.pdf
- 集成電路圖像處理相關(guān)問題研究.pdf
- 應(yīng)用于射頻集成電路的硅基螺旋電感研究.pdf
- WLAN射頻接收機集成電路設(shè)計與研究.pdf
- 可見光通信系統(tǒng)發(fā)射模塊的關(guān)鍵集成電路設(shè)計.pdf
- FTTH光模塊集成電路設(shè)計與驗證.pdf
評論
0/150
提交評論