版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、LDPC碼即低密度奇偶校驗(yàn)碼,是麻省理工學(xué)院博士Gallager在1962年博士論文中提出的一種接近香農(nóng)極限的編解碼方案。LDPC碼已經(jīng)成為IEEE802.16e、UWB和WiMax的標(biāo)準(zhǔn)編解碼方案,并成為下一代移動(dòng)通信標(biāo)準(zhǔn)。
本設(shè)計(jì)采用FPGA硬件電路平臺(tái)作為全并行譯碼設(shè)計(jì)平臺(tái),譯碼算法采用概率域軟判決算法。通過FPGA的查找表功能實(shí)現(xiàn)譯碼算法中的tanh函數(shù)和反tanh函數(shù)。
本設(shè)計(jì)所做主要工作有以下幾點(diǎn):
2、> 1、在FPGA中實(shí)現(xiàn)了C語言中的指針操作,使得LDPC碼的校驗(yàn)矩陣即稀疏矩陣可以只存儲(chǔ)1的位置,大大節(jié)省了存儲(chǔ)資源,提高了數(shù)據(jù)存取讀出速度,節(jié)省了數(shù)據(jù)讀取時(shí)間。
2、乒乓操作法的引入,完成了數(shù)據(jù)的無縫緩沖與處理。實(shí)現(xiàn)了譯碼模塊的不間斷工作,消除了數(shù)據(jù)讀取停頓的缺點(diǎn)。
3、C++中標(biāo)記粘貼運(yùn)算符在FPGA開發(fā)中成功運(yùn)用,運(yùn)用SystemVerilog加強(qiáng)型宏定義,在變量節(jié)點(diǎn)例化和校驗(yàn)節(jié)點(diǎn)的例化中,大大減小了代碼書
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的LDPC譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼譯碼器的實(shí)現(xiàn).pdf
- 基于FPGA的高效LDPC譯碼器的研究.pdf
- LDPC碼迭代譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼的研究及譯碼器的設(shè)計(jì).pdf
- 基于FPGA的LDPC碼高速譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼研究及譯碼器的FPGA設(shè)計(jì).pdf
- 基于FPGA的多元LDPC碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼譯碼器FPGA實(shí)現(xiàn)研究.pdf
- 基于FPGA的QC-LDPC編譯碼器研究.pdf
- 高速率LDPC編譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于fpga的多元ldpc碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn)
- 高速LDPC編譯碼器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于并行分層譯碼算法的LDPC譯碼器設(shè)計(jì).pdf
- LDPC碼高效編譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于NGB-W系統(tǒng)下的LDPC譯碼器FPGA實(shí)現(xiàn).pdf
- 基于EMS算法的多元LDPC碼譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- LDPC碼的高速編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 基于FPGA的QC-LDPC高速譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可配置LDPC碼譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論