版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、南京航空航天大學(xué)碩士學(xué)位論文基于FPGA動態(tài)重構(gòu)的數(shù)字系統(tǒng)容錯設(shè)計技術(shù)研究姓名:劉斐文申請學(xué)位級別:碩士專業(yè):測試計量技術(shù)及儀器指導(dǎo)教師:姚睿201103基于FPGA動態(tài)重構(gòu)的數(shù)字系統(tǒng)容錯設(shè)計技術(shù)研究iiABSTRACTFieldProgrammableGateArray(FPGA)notonlycanhavehardwarecircuitfunctionsrealizedthroughsoftwaredevelopmentbutals
2、ohavetheabilityofrepetitiveprogrammingdynamicreconfiguration.ThehighlyversatileFPGAiswidelyusedinspaceprobeaerospaceremotesensingfactycontrolmedicaltreatmentcommunicationsotherfields.DynamicReconfigurabledesignbasedonFPG
3、AwhichhasattractedwidespreadattentionofdomesticfeignscholarsisthecurrentresearchfocuswhiletheresearchonthefaulttolerantdesignofsystembasedonFPGAalsohasimptantusefulvalue.Reliabilityisthekeypointtoguaranteenmaloperationof
4、alldigitalsystemsespeciallyintheapplicationofhighsecurityrequirements.InthispaperweresearchonthefaulttolerantdesignofdigitalsystembasedondynamicPartialReconfigurationofFPGA,mainresearchwkcompleted:(1)Establishmentofovera
5、lldesignproposaloffaulttolerantdigitalsystembasedondynamicreconfigurationToimprovethesystemreliabilityintheharshenvironmentweproposeaDTMRsystemdesignbasedonFPGAdynamicreconfiguration.InnmaloperationtheDMRsystemisadoptedw
6、ithlowerareacostspowerwhenthesystemfailsFPGAdynamicreconfigurationtechnologyisusedtoswitchtoTMRsystemtomaintainthecontinuityreliabilityofsystemfunctionswithoutextrafaultdetectionpositioningparedwithDMRTMRsystemsanalysiso
7、fthereliabilityofthesystem.(2)Choose83encoder2multiplierasexampletoverifythedesignDivisionofthewholeDTMRsystemaccdingtomultilevelstructurescompletionofthedesignofeachmoduleEstablishmentofthefixedbusmacrocommunicationdesi
8、gnconnectionsbetweenmodulestheuseofnewerdesignbasedonSLICEcompletionofthedesignusingFPGAEditdesigntoolsCompletionofthedesignoftheDTMRsystembasedontheencoderusingmodulardesignprocessCompletionofthedesignproposalagainusing
9、thelatestEAPRdesignmethodrecommendedbyXilinxcompanyanalysisoftheadvantagesofEAPRdesignmethodCompletionofthedesignoftheDTMRsystembasedonthemultiplierusingmodulardesignprocessprovingthefeasibilityofexperimentalresultsKeyWd
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于動態(tài)局部可重構(gòu)FPGA的容錯技術(shù)研究.pdf
- 基于FPGA動態(tài)部分重構(gòu)的數(shù)字系統(tǒng)在線演化技術(shù)研究.pdf
- 基于FPGA動態(tài)重構(gòu)的故障容錯技術(shù).pdf
- 基于動態(tài)重構(gòu)技術(shù)的FPGA電路容錯性能評估系統(tǒng)設(shè)計.pdf
- 基于動態(tài)可重構(gòu)技術(shù)的FPGA中SEU故障容錯方法研究.pdf
- 基于FPGA的自重構(gòu)容錯系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于FPGA的局部動態(tài)可重構(gòu)系統(tǒng)設(shè)計.pdf
- 動態(tài)可重構(gòu)FPGA的電路測試技術(shù)研究.pdf
- FPGA容錯設(shè)計與驗證技術(shù)研究.pdf
- 基于動態(tài)可重構(gòu)FPGA的時序電路在線故障檢測與容錯設(shè)計.pdf
- 基于FPGA的可重構(gòu)系統(tǒng)及CAD技術(shù)研究.pdf
- 一種基于FPGA的低開銷可重構(gòu)容錯系統(tǒng)設(shè)計.pdf
- 基于SRAM型FPGA的數(shù)字系統(tǒng)容錯機制研究.pdf
- 基于FPGA的多核可重構(gòu)技術(shù)研究.pdf
- 基于FPGA的動態(tài)局部可重構(gòu)系統(tǒng)研究.pdf
- 基于fpga的多核可重構(gòu)技術(shù)研究
- 基于FPGA的局部可重構(gòu)技術(shù)研究.pdf
- 可重構(gòu)硬件容錯技術(shù)研究.pdf
- 基于FPGA的動態(tài)可重構(gòu)系統(tǒng)實現(xiàn)密碼算法的研究.pdf
- 基于FPGA的通用總線動態(tài)可重構(gòu)設(shè)計.pdf
評論
0/150
提交評論