版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著半導(dǎo)體工藝技術(shù)的不斷發(fā)展,基于SRAM的FPGA芯片內(nèi)部的硬件邏輯資源規(guī)模不斷擴(kuò)大,因此對(duì)其可靠性要求也不斷提高。三模冗余技術(shù)是一種由三個(gè)完全相同的復(fù)制電路模塊及一個(gè)多數(shù)表決器構(gòu)成的具有容錯(cuò)功能的電路結(jié)構(gòu),該技術(shù)可以為系統(tǒng)電路提供較高的可靠性,但需要使用大量的額外硬件資源實(shí)現(xiàn),造成面積冗余問(wèn)題。
局部動(dòng)態(tài)可重構(gòu)技術(shù)是一種可以實(shí)時(shí)修改FPGA中局部電路功能,并且不會(huì)影響其電路其它部分的新技術(shù)。將局部動(dòng)態(tài)可重構(gòu)技術(shù)應(yīng)用到傳統(tǒng)的
2、三模冗余結(jié)構(gòu)電路中,可以有效地解決面積冗余問(wèn)題,然而由于該方法需要額外的重構(gòu)配置時(shí)間進(jìn)行重構(gòu)過(guò)程,會(huì)造成時(shí)間冗余問(wèn)題。
為了解決局部動(dòng)態(tài)可重構(gòu)技術(shù)所帶來(lái)的時(shí)間冗余問(wèn)題,本文提出了一種全新的先行重構(gòu)配置算法,該算法核心思想是利用一個(gè)額外的可重構(gòu)區(qū)域,在當(dāng)前電路工作在第一個(gè)可重構(gòu)區(qū)域中時(shí),將下一時(shí)刻需要的電路配置到第二個(gè)可重構(gòu)區(qū)域中。對(duì)基于先行重構(gòu)配置算法的三模冗余電路進(jìn)行分析,并與傳統(tǒng)的三模冗余結(jié)構(gòu)電路進(jìn)行比較。實(shí)際電路的實(shí)驗(yàn)結(jié)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的局部動(dòng)態(tài)可重構(gòu)系統(tǒng)設(shè)計(jì).pdf
- 基于動(dòng)態(tài)可重構(gòu)的雙模冗余系統(tǒng)可靠性設(shè)計(jì).pdf
- 基于FPGA的動(dòng)態(tài)局部可重構(gòu)系統(tǒng)研究.pdf
- 基于動(dòng)態(tài)局部可重構(gòu)FPGA的容錯(cuò)技術(shù)研究.pdf
- 基于FPGA的動(dòng)態(tài)可重構(gòu)NoC系統(tǒng)研究與實(shí)現(xiàn).pdf
- 基于FPGA動(dòng)態(tài)局部可重構(gòu)技術(shù)的雷達(dá)定時(shí)器設(shè)計(jì).pdf
- 基于FPGA的局部可重構(gòu)技術(shù)研究.pdf
- 基于FPGA的動(dòng)態(tài)可重構(gòu)系統(tǒng)實(shí)現(xiàn)密碼算法的研究.pdf
- 基于FPGA的動(dòng)態(tài)可重構(gòu)AES加解密系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 局部動(dòng)態(tài)可重構(gòu)系統(tǒng)的設(shè)計(jì)與研究.pdf
- 可重構(gòu)制造系統(tǒng)的可靠性建模與預(yù)測(cè)研究.pdf
- 基于FPGA的動(dòng)態(tài)可重構(gòu)系統(tǒng)分析.pdf
- FPGA動(dòng)態(tài)可重構(gòu)研究.pdf
- 基于Virtex-Ⅱ的動(dòng)態(tài)部分可重構(gòu)技術(shù)的研究與系統(tǒng)實(shí)現(xiàn).pdf
- FPGA動(dòng)態(tài)可重構(gòu)技術(shù)及其應(yīng)用研究.pdf
- 動(dòng)態(tài)可重構(gòu)FPGA的電路測(cè)試技術(shù)研究.pdf
- 基于FPGA的通用總線動(dòng)態(tài)可重構(gòu)設(shè)計(jì).pdf
- 基于動(dòng)態(tài)可重構(gòu)技術(shù)的FPGA中SEU故障容錯(cuò)方法研究.pdf
- 基于FPGA的可重構(gòu)計(jì)算硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA可重構(gòu)技術(shù)的加-解密系統(tǒng)研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論