版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著現(xiàn)代電子技術(shù)的發(fā)展和制造工藝水平的進(jìn)步,高速DSP器件和大規(guī)模FPGA器件得到了前所未有的高速發(fā)展。目前,基于DSP+FPGA的組合結(jié)構(gòu)在信號(hào)處理機(jī)中得到了廣泛地應(yīng)用,但這種組合結(jié)構(gòu)存在系統(tǒng)龐大復(fù)雜、附加模塊多、功耗高、不利于小型化以及開發(fā)周期長(zhǎng)、器件間信號(hào)傳輸實(shí)時(shí)性和可靠性難以保證等缺點(diǎn)。針對(duì)這些缺點(diǎn),本文在設(shè)計(jì)開發(fā)信號(hào)處理機(jī)時(shí)采用了全新Zynq-7000平臺(tái),這種平臺(tái)方案采用片內(nèi)集成雙核ARM Cortex-A9處理器和Xili
2、nx可編程邏輯,不僅完美繼承了DSP+FPGA結(jié)構(gòu)的優(yōu)點(diǎn),還有效避免了DSP+FPGA組合結(jié)構(gòu)的缺點(diǎn)。
本文首先對(duì)多普勒雷達(dá)測(cè)量原理進(jìn)行了介紹,研究了多普勒雷達(dá)測(cè)速原理及其頻域測(cè)速的實(shí)現(xiàn)方法以及多普勒雷達(dá)測(cè)角原理,從雙頻測(cè)距技術(shù)理論出發(fā),研究了多頻測(cè)距技術(shù)和二次差頻測(cè)距技術(shù)。
其次,在理論基礎(chǔ)上結(jié)合實(shí)際項(xiàng)目需求,對(duì)多普勒雷達(dá)信號(hào)處理機(jī)展開了系統(tǒng)設(shè)計(jì)。
然后通過總體設(shè)計(jì)確定的方案對(duì)系統(tǒng)的硬件系統(tǒng)進(jìn)行設(shè)計(jì)實(shí)現(xiàn),
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 雷達(dá)信號(hào)處理機(jī)的幾個(gè)關(guān)鍵技術(shù)研究.pdf
- 雷達(dá)信號(hào)處理機(jī)顯控及通信技術(shù)研究.pdf
- 脈沖多普勒雷達(dá)信號(hào)處理技術(shù)研究.pdf
- 某型雷達(dá)信號(hào)處理機(jī)仿真及其實(shí)現(xiàn)技術(shù)研究.pdf
- 機(jī)載脈沖多普勒氣象雷達(dá)信號(hào)處理技術(shù)研究.pdf
- 某雷達(dá)信號(hào)處理機(jī)的研制.pdf
- 脈沖多普勒雷達(dá)信號(hào)處理關(guān)鍵技術(shù)研究.pdf
- 基于Zynq的雷達(dá)信號(hào)處理器驗(yàn)證平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多普勒雷達(dá)系統(tǒng)信號(hào)處理技術(shù)的研究.pdf
- 多通道透視雷達(dá)信號(hào)處理機(jī).pdf
- 雷達(dá)信號(hào)處理機(jī)的仿真與實(shí)現(xiàn).pdf
- 基于ADSP-TS101的雷達(dá)信號(hào)處理機(jī)實(shí)現(xiàn).pdf
- 雷達(dá)DBF處理機(jī)硬件平臺(tái)設(shè)計(jì).pdf
- 基于FPGA和DSP的雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì).pdf
- 基于fpga的通用雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn)
- 信號(hào)處理機(jī)中的數(shù)字下變頻技術(shù)研究.pdf
- 基于FPGA的通用雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理機(jī)幾個(gè)關(guān)鍵技術(shù)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多普勒天氣雷達(dá)信號(hào)處理的研究.pdf
- 基于FPGA汽車防撞雷達(dá)信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論