2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩69頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、為了能夠快速準確的測量慣性導航系統(tǒng)中慣性組件加速度計的重要組成單元電流/頻率轉(zhuǎn)換電路(I/F轉(zhuǎn)換電路)的性能參數(shù),本文設計了一套I/F轉(zhuǎn)換電路測試系統(tǒng)。采用以FPGA芯片為核心,由程控恒流源對被測系統(tǒng)提供恒值電流信號、正弦電流信號以及瞬態(tài)階躍電流信號,通過設計的頻率測量電路對其輸出的頻率信號進行精確的測量,實現(xiàn)了對I/F轉(zhuǎn)換電路靜態(tài)、動態(tài)、暫態(tài)三種響應特性的分析。
  論文首先介紹了慣導組件測試技術(shù)以及國內(nèi)外研究現(xiàn)狀,其次闡述了研

2、究目的意義以及測試系統(tǒng)設計方案,對多種設計方案的優(yōu)缺點進行了論述和比較,最后確定了以FPGA為核心,在QuartusⅡ硬件開發(fā)平臺上使用Verilog描述語言設計的方案。FPGA控制程控恒流源輸出電流信號并控制采集頻率信號,通過串口上傳至上位機應用程序進行顯示和保存。
  I/F轉(zhuǎn)換電路測試系統(tǒng)由硬件電路設計和軟件設計兩部分構(gòu)成。選用Altera公司生產(chǎn)的CycloneⅡ系列的型號為EP2C8Q208C8N的FPGA芯片作為下位機

3、硬件電路設計的主控制器。程控恒流源模塊由D/A轉(zhuǎn)換芯片TLC5615與集成運放OPA2604構(gòu)成,為測試系統(tǒng)提供電流信號。信號隔離電路采用光耦4N25和74LS04反相器進行隔離整形,使被測電路輸出的脈沖信號轉(zhuǎn)換成標準的TTL信號。串口采用MAX3232電平轉(zhuǎn)換芯片完成RS232串行接口電路設計。軟件設計采用QuartusⅡ軟件做為開發(fā)平臺,使用硬件邏輯編程語言Verilog設計控制恒流源模塊,實現(xiàn)輸出靜態(tài)電流信號、正弦電流信號以及瞬態(tài)

4、階躍電流信號的功能,通過設計脈沖測量模塊對被測電路輸出的脈沖信號進行精確測量,通過RS232串口模塊將下位機測量的結(jié)果上傳至上位機應用程序?qū)崟r顯示并保存打印。上位機應用程序界面是基于Visual C++6.0開發(fā)環(huán)境下的MFC對話框的編程設計,作用是可以向下位機發(fā)送開始和結(jié)束測試的指令,并能夠顯示和保存下位機發(fā)送的測量結(jié)果,實現(xiàn)對I/F轉(zhuǎn)換電路特性測試的功能。
  最后對整個測試系統(tǒng)進行了軟硬件聯(lián)合調(diào)試,并分析了測量結(jié)果。實驗結(jié)果

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論