版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著大規(guī)模集成電路、FPGA技術(shù)和計(jì)算機(jī)的快速發(fā)展,測試儀器的模塊化設(shè)計(jì)已經(jīng)成為了一種趨勢。為了滿足不同的測試需求,利用同一硬件平臺(tái)完成多個(gè)儀器的測試功能日益成為了測試數(shù)字化儀系統(tǒng)的研究熱點(diǎn),其中功能模塊化、接口控制功能多樣化、高速率大容量采樣數(shù)據(jù)存儲(chǔ)是實(shí)現(xiàn)系統(tǒng)功能的關(guān)鍵。
基于FPGA技術(shù)的FMC(FPGA Mezzanine Card)接口,借助于FPGA的規(guī)模及性能的快速提高,在實(shí)時(shí)采樣系統(tǒng)的硬件擴(kuò)展應(yīng)用中,已成為主流發(fā)
2、展方向之一。但與ASIC相比,F(xiàn)PGA本身的安全性比較差?;?SRAM工藝的FPGA配置數(shù)據(jù)很容易被非法竊取,這將對(duì)設(shè)計(jì)者造成極大的經(jīng)濟(jì)損失。因此,保護(hù)FPGA設(shè)計(jì)的知識(shí)產(chǎn)權(quán)問題日趨嚴(yán)峻。
論文針對(duì) FMC實(shí)時(shí)采樣系統(tǒng)的特點(diǎn)和應(yīng)用需求,設(shè)計(jì)了具有加密功能的接口控制邏輯和帶靈活觸發(fā)機(jī)制的高速采樣存儲(chǔ)邏輯。FMC采集模塊通用載板的接口控制邏輯部分完成加密識(shí)別技術(shù)設(shè)計(jì)與高速數(shù)據(jù)流的接收和處理;而數(shù)據(jù)存儲(chǔ)邏輯部分實(shí)現(xiàn)基于DDR3SD
3、RAM IP Core的采樣存儲(chǔ)控制。本文首先完成了一種基于SHA-1算法的加密認(rèn)證方式,以達(dá)到保護(hù)FPGA邏輯設(shè)計(jì)的目的;接著設(shè)計(jì)完成了基于DDR3 SDRAM技術(shù)的高速采樣存儲(chǔ)控制器,它以提高采樣系統(tǒng)信號(hào)的捕獲和定時(shí)分辨能力為目標(biāo),凸顯高速實(shí)時(shí)采樣系統(tǒng)中高速率、大容量以及快速觸發(fā)等特征;文中最后對(duì)設(shè)計(jì)內(nèi)容進(jìn)行了驗(yàn)證,并給出了接口控制邏輯和高速采樣存儲(chǔ)控制器運(yùn)用于FMC數(shù)據(jù)采集模塊(FMC5212、FMC4214)的全性能測試結(jié)果。高
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- FMC系列采集模塊及接口邏輯設(shè)計(jì).pdf
- FMC模塊集成測試載板硬件及波形發(fā)生邏輯設(shè)計(jì).pdf
- 寬帶中頻信號(hào)處理模塊控制與接口邏輯設(shè)計(jì).pdf
- 基于FMC的數(shù)據(jù)采集及PXIe載板研制.pdf
- FMC模塊化數(shù)據(jù)采集系統(tǒng)硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FMC接口的數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計(jì).pdf
- 基于FPGA控制的截面數(shù)據(jù)采集模塊接口.pdf
- MDIO接口邏輯設(shè)計(jì)及其FPGA驗(yàn)證.pdf
- 激光氣體監(jiān)測儀的數(shù)據(jù)采集與處理邏輯設(shè)計(jì).pdf
- 基于GE總線的寬帶控制板邏輯設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCI的DPRAM接口邏輯設(shè)計(jì)和驗(yàn)證.pdf
- 基于ARM的MVB接口機(jī)車邏輯控制模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
- 頻譜儀數(shù)字中頻處理模塊邏輯設(shè)計(jì)與實(shí)現(xiàn).pdf
- 某分布式雷達(dá)數(shù)字陣列模塊的FPGA控制邏輯設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA紅外圖像預(yù)處理及采集卡控制邏輯設(shè)計(jì).pdf
- 基于FPGA的PCI總線接口橋接邏輯設(shè)計(jì).pdf
- 集散控制系統(tǒng)數(shù)據(jù)采集模塊設(shè)計(jì).pdf
- 具有快速捕獲與大容量存儲(chǔ)功能的高速數(shù)據(jù)采集模塊設(shè)計(jì).pdf
- 基于萬兆口數(shù)據(jù)分流的邏輯設(shè)計(jì)與實(shí)現(xiàn).pdf
- FMC Analog I-O模塊接口管理及軟件系統(tǒng)設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論