基于EPGA的雷達信號采集系統(tǒng)與波形發(fā)生器.pdf_第1頁
已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、在船舶交通管理系統(tǒng)中,雷達視頻信號的采集和傳輸是極其重要的環(huán)節(jié),而以模擬方式對雷達信號進行采集存在著明顯的缺點和不足。在雷達信號采集系統(tǒng)的研究中,需要進行對目標的回波進行采集,檢測出目標的精確位置,預(yù)測與跟蹤目標的運動軌跡,進而將每一個目標的距離和時間記錄下來。在實際情況下,需要雷達信號采集系統(tǒng)具有較高的采集精度,還需要具有較高的數(shù)據(jù)采集速率,因此,在雷達信號采集系統(tǒng)的設(shè)計過程中,需要解決采集速度、采集精度以及數(shù)據(jù)存儲處理等問題。因此本

2、設(shè)計運用FPGA進行雷達信號采集系統(tǒng)的研究,設(shè)計一個雷達信號的實時采集系統(tǒng)。本文的研究主要是基于賽狄公司提供的高速四通道數(shù)據(jù)采集板SDZ616來完成雷達信號采集系統(tǒng)的設(shè)計。
   首先,本文討論了雷達信號采集原理和技術(shù)要求,分析了雷達信號采集的同步誤差與采樣率的關(guān)系,給出了保持采集同步精度的各種采集數(shù)據(jù)合并濾波方法。
   然后,本文討論了雷達采集系統(tǒng)的總體設(shè)計方案。該方案利用四川賽狄公司的雷達信號記錄器SDZ616搭建

3、系統(tǒng)硬件平臺,其中FPGA芯片完成雷達信號采集系統(tǒng)的設(shè)計。本文運用Verilog語言進行編譯,對各個模塊的功能進行優(yōu)化、仿真驗證和下載實現(xiàn)。
   最后,本文設(shè)計了一種基于FPGA的海雜波波形發(fā)生器。分析海雜波的時域與頻域的特性,其中對K分布發(fā)生的海雜波進行了詳細的討論。通過matlab的仿真,從而得到了四種海雜波的分布數(shù)據(jù),將得到的數(shù)據(jù)儲存到發(fā)生器內(nèi)部的ROM,隨著時鐘讀取數(shù)據(jù),再經(jīng)過數(shù)模轉(zhuǎn)換,就可以形成含有海雜波的回波信號。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論