高速串行總線的控制與應用.pdf_第1頁
已閱讀1頁,還剩88頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著科技的發(fā)展,雷達技術的應用越來越廣,技術指標也相應地提高,這就對信號處理的硬件平臺提出了新的挑戰(zhàn),傳統(tǒng)的雷達信號處理機都是采用VME標準或CPCI標準,其板卡之間以并行總線的方式進行數(shù)據(jù)傳輸,但并行總線的數(shù)據(jù)傳輸速率的瓶頸問題大大限制了其應用。而近幾年才發(fā)展起來的VPX標準由于引入了高速串行總線,使板卡之間數(shù)據(jù)傳輸速度得到很大提升,突破了并行總線傳輸瓶頸的問題,因此基于VPX標準的信號處理平臺得到越來越多的使用。
  本論文所

2、研究的內容是基于VPX架構的信號處理平臺上高速串行總線的控制與應用的問題,該平臺中包含F(xiàn)PGA、DSP和PowerPC三種處理器,并含有Serial RapidIO、RocketIO和PCIe三種高速串行總線,其中Serial RapidIO總線以交換互連的方式連接硬件平臺中的各個處理器,RocketIO用于FPGA之間的互連,PCIe用于PowerPC之間的互連,論文中對前兩種高速串行總線的協(xié)議分析、控制和應用方面做了詳細說明。

3、>  在PowerPC上運行VxWorks操作系統(tǒng),通過BSP移植搭建了一個適合于本硬件平臺的操作系統(tǒng),并通過操作系統(tǒng)實現(xiàn)對Serial RapidIO交換芯片的控制,完成系統(tǒng)枚舉功能,建立路由表,并為系統(tǒng)中各個端點分配 ID。在 FPGA方面,測試 Xilinx公司提供的Aurora IP核的控制與傳輸性能,針對Serial RapidIO IP核,修改其復雜的用戶接口,建立了一套適合本系統(tǒng)中所有FPGA都適用的簡化的用戶接口,并驗證

4、了修改后的用戶接口的正確性,測試了SRIO的傳輸性能。
  針對具體的雷達參數(shù)和要求,本論文給出了一套以FPGA為架構的信號預處理模塊中數(shù)據(jù)傳輸?shù)木唧w方案,分析了高速串行總線在不同情況下的具體應用,使節(jié)點之間以12.5Gb/s的速率進行數(shù)據(jù)傳輸,在此基礎上正確實現(xiàn)了信號預處理功能,在FPGA中得到了正確的脈壓結果和非相參積累的結果。在工程實現(xiàn)中,優(yōu)化是必不可少的環(huán)節(jié),論文中討論了FPGA在實際應用中的幾種優(yōu)化措施,并在這幾種優(yōu)化方

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論