應(yīng)用于CMOS圖像傳感器芯片的模數(shù)轉(zhuǎn)換器研究與設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩84頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、由于CMOS圖像傳感器(CIS)在工藝和圖像質(zhì)量上的快速發(fā)展,近年來(lái)取代了電荷耦合型探測(cè)器(CCD)成為市場(chǎng)主流。典型的CMOS圖像傳感器主要包括像素陣列、行選通控制、列模數(shù)轉(zhuǎn)換器(ADC)以及數(shù)字接口。其中,列ADC是決定CIS幀頻和分辨率的關(guān)鍵模塊。為此,本文通過(guò)研究模數(shù)轉(zhuǎn)換器技術(shù),設(shè)計(jì)了一款應(yīng)用于空間探測(cè)領(lǐng)域成像光譜儀的CIS芯片。該芯片基于列平行的逐次逼近ADC(SAR ADC)實(shí)現(xiàn),設(shè)計(jì)目標(biāo)為14位精度,最高采樣速率為600

2、KSps,輸入電壓范圍為0.8~2 V。
  論文首先介紹了CMOS圖像傳感器的發(fā)展歷史和背景知識(shí),通過(guò)對(duì)比分析不同列ADC架構(gòu)的優(yōu)缺點(diǎn)及發(fā)展現(xiàn)狀,在理論上證明多電壓基準(zhǔn)的SARADC架構(gòu)的可行性。設(shè)計(jì)的列ADC采用單端輸入的四電壓基準(zhǔn)的電容數(shù)模轉(zhuǎn)換器(DAC)結(jié)構(gòu),模塊電路包括輸入緩沖器、7位電容DAC,比較器以及SAR邏輯,使用SMIC0.18μm3.3 V混合信號(hào)工藝實(shí)現(xiàn)。為保證ADC的精度,本文提出了一種新穎的前端數(shù)字校正

3、方案對(duì)片上基準(zhǔn)電壓進(jìn)行自校準(zhǔn),簡(jiǎn)化了電路的應(yīng)用,同時(shí)降低了面積和成本。
  仿真結(jié)果表明,經(jīng)過(guò)優(yōu)化設(shè)計(jì)的列SAR ADC符合設(shè)計(jì)目標(biāo),積分非線性(INL)和差分非線性(DNL)均在0.5 LSB以內(nèi)。同時(shí)基準(zhǔn)電壓自校正功能通過(guò)驗(yàn)證,校準(zhǔn)誤差小于0.22 LSB。由此證明了應(yīng)用于CMOS圖像傳感器的四電壓基準(zhǔn)SAR ADC方案的可行性。版圖設(shè)計(jì)也已完成,列ADC的版圖面積為50μm×2271μm。
  芯片經(jīng)過(guò)流片封裝和測(cè)試,

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論