低關(guān)態(tài)電流的InN-SiGe-Si隧穿場效應(yīng)晶體管的研究.pdf_第1頁
已閱讀1頁,還剩69頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、在摩爾定律的指導(dǎo)下,微處理器的集成度不斷提高,推動了邏輯開關(guān)器件的發(fā)展。而在邏輯開關(guān)器件中,隧穿場效應(yīng)晶體管(TFET)突破了金屬-氧化物-半導(dǎo)體場效應(yīng)晶體管(MOSFET)的亞閾值擺幅的理論極限,可以有效實現(xiàn)器件開啟和關(guān)斷,已逐步成為該領(lǐng)域中研究的熱點。在工作原理中,TFET器件以量子力學(xué)為依據(jù),利用載流子的帶帶隧穿實現(xiàn)器件工作,不同于MOSFET器件的工作方式,有效避免了小尺寸MOSFET器件所有的短溝道效應(yīng)。隨著芯片集成度的不斷提

2、高,針對TFET器件的電學(xué)要求也越來越高,如需要更高的開態(tài)電流和更低的關(guān)態(tài)電流。有部分研究人員為了提升TFET器件的電學(xué)性能,利用窄禁帶材料設(shè)計TFET器件,減小載流子隧穿時的帶寬,顯著提高了器件的開態(tài)電流。但這樣的TFET器件將擁有較大的關(guān)態(tài)電流,導(dǎo)致器件無法有效關(guān)斷,以至于影響電路的正常工作。為此,我們提出了同時利用硅基材料和窄禁帶InN材料來構(gòu)造TFET器件,利用InN的壓電效應(yīng)增加隧穿處的電場,提升器件的開態(tài)電流;利用Si/In

3、N的有效勢壘抑制關(guān)態(tài)時載流子的漂移擴散,降低器件的關(guān)態(tài)電流。
  本研究主要內(nèi)容包括:⑴考慮硅基TFET器件隧穿結(jié)處的禁帶寬度較大,在源區(qū)引入鍺硅材料,實現(xiàn)對隧穿處禁帶寬度的調(diào)整,提升載流子隧穿電流并保持較低的關(guān)態(tài)電流。⑵通過在硅基TFET器件表面淀積不同介電常數(shù)的薄膜,觀察器件開啟時隧穿電場的變化。分析介電常數(shù)對TFET器件電場、電流的影響。⑶在硅基TFET器件中引入InN材料。由于InN屬于III-V族氮化物,具有較小的禁帶帶

4、寬,有利于載流子隧穿。此外,InN材料具有壓電極化效應(yīng),可以產(chǎn)生極化電場和極化電荷。在硅基TFET器件引入InN材料,形成InN/Si異質(zhì)結(jié),利用 InN的極化電場增強開態(tài)電流,并利用異質(zhì)結(jié)的勢壘抑制器件的關(guān)態(tài)電流,由此提出一個低關(guān)態(tài)電流InN/Si異質(zhì)結(jié)TFET器件。⑷針對上述幾種對TFET器件的設(shè)計方式,利用TCAD中的Sentaurus仿真工具,設(shè)計器件物理結(jié)構(gòu),實施具體物理模型下的電學(xué)仿真,并對仿真得出器件結(jié)構(gòu)、開態(tài)電流、關(guān)態(tài)電

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論