版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、 電 子 科 技 大 學(xué) UNIVERSITY OF ELECTRONIC SCIENCE AND TECHNOLOGY OF CHINA 碩士學(xué)位論文 MASTER DISSERTATION (電子科技大學(xué)圖標(biāo)) 論 文 題 目: 基于 0.18µ m CMOS 工藝 12-bit 100Msps 流水線 ADC 設(shè)計(jì) 學(xué) 科 專 業(yè): 微電子學(xué)與
2、固體電子學(xué) 指 導(dǎo) 教 師: 王向展 副教授 作 者 姓 名: 陳必江 學(xué) 號(hào): 200921030147 獨(dú) 創(chuàng) 性 聲 明 本人聲明所呈交的學(xué)位論文是本人在導(dǎo)師指導(dǎo)下進(jìn)行的研究工作及取得的研究成果。據(jù)我
3、所知,除了文中特別加以標(biāo)注和致謝的地方外,論文中不包含其他人已經(jīng)發(fā)表或撰寫(xiě)過(guò)的研究成果,也不包含為獲得電子科技大學(xué)或其它教育機(jī)構(gòu)的學(xué)位或證書(shū)而使用過(guò)的材料。與我一同工作的同志對(duì)本研究所做的任何貢獻(xiàn)均已在論文中作了明確的說(shuō)明并表示謝意。 簽名: 日期: 年 月 日 論文使用授權(quán) 本學(xué)位論文作者完全了解電子科技大學(xué)有關(guān)保留、使用學(xué)位論文的規(guī)定,有權(quán)保留并向國(guó)家有關(guān)部門(mén)或機(jī)構(gòu)送
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 16bit 100MSPS流水線ADC中MDAC的設(shè)計(jì).pdf
- 12位100Msps雙采樣流水線ADC設(shè)計(jì).pdf
- 12bit 60Msps流水線ADC芯片設(shè)計(jì)與驗(yàn)證.pdf
- 基于0.18μmrfcmos工藝的8位100msps流水線adc中mdac單元研究
- 16bit 100MSPS流水線ADC中關(guān)鍵模塊的設(shè)計(jì).pdf
- 12bit 200MSPS時(shí)間交織流水線ADC研究與設(shè)計(jì).pdf
- 12位100MSPS流水線型ADC研究與設(shè)計(jì).pdf
- 12bit 50MSPS流水線ADC中基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 14bit 250MSPS流水線ADC關(guān)鍵電路設(shè)計(jì)研究.pdf
- 適用于10bit 100MSPS流水線ADC的sub-ADC的研究與設(shè)計(jì).pdf
- 12位100MSPS流水線ADC中的MDAC模塊研究.pdf
- 10位100MSps流水線ADC的研究實(shí)現(xiàn).pdf
- 12位40MSPS流水線ADC關(guān)鍵單元的設(shè)計(jì).pdf
- 12位100MSPS流水線ADC中采樣保持電路的研究與設(shè)計(jì).pdf
- 12位250MSPS流水線ADC關(guān)鍵設(shè)計(jì)技術(shù)研究.pdf
- 流水線型10-bit高速ADC芯片設(shè)計(jì).pdf
- 12bit,100MS-s采樣率流水線ADC的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低電壓低功耗10bit 30MSPS流水線型ADC的設(shè)計(jì).pdf
- 一種8-bit50MSPS流水線ADC關(guān)鍵電路的設(shè)計(jì)與仿真.pdf
- 基于CMOS 12位流水線ADC的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論