版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、在數(shù)字通信中,采用差錯控制技術(shù)(糾錯碼)是提高信號傳輸可靠性的有效手段,并發(fā)揮著越來越重要的作用。糾錯碼主要有分組碼和卷積碼兩種。在碼率和編碼器復(fù)雜程度相同的情況下,卷積碼的性能優(yōu)于分組碼。 卷積碼的譯碼方法主要有代數(shù)譯碼和概率譯碼。代數(shù)譯碼是基于碼的代數(shù)結(jié)構(gòu);而概率譯碼不僅基于碼的代數(shù)結(jié)構(gòu),還利用了信道的統(tǒng)計特性,能充分發(fā)揮卷積碼的特點,使譯碼錯誤概率達到很小。 卷積碼譯碼器的設(shè)計是由高性能的復(fù)雜譯碼器開始的,對于概率
2、譯碼最初的序列譯碼,隨著譯碼約束長度的增加,其譯碼錯誤概率可達到非常小。后來慢慢地向低性能的簡單譯碼器演化,對不太長的約束長度,維特比(Viterbi)算法是非常實用的。維特比算法是一種最大似然的譯碼方法。當(dāng)編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時,Viterbi譯碼算法效率很高,速度很快,譯碼器也較簡單。 目前,卷積碼在數(shù)傳系統(tǒng),尤其是在衛(wèi)星通信、移動通信等領(lǐng)域已被廣泛應(yīng)用。 本論文對卷積碼
3、編碼和Viterbi譯碼的設(shè)計原理及其FPGA實現(xiàn)方案進行了研究。同時,將交織和解交織技術(shù)應(yīng)用于編碼和解碼的過程中。 首先,簡要介紹了卷積碼的基礎(chǔ)知識和維特比譯碼算法的基本原理,并對硬判決譯碼和軟判決譯碼方法進行了比較。其次,討論了交織和解交織技術(shù)及其在糾錯碼中的應(yīng)用。然后,介紹了FPGA硬件資源和軟件開發(fā)環(huán)境Quartus Ⅱ,包括數(shù)字系統(tǒng)的設(shè)計方法和設(shè)計規(guī)則。再有,對基于FPGA的維特比譯碼器各個模塊和相應(yīng)算法實現(xiàn)、優(yōu)化進行
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的卷積編碼和維特比譯碼的研究與實現(xiàn).pdf
- 維特比譯碼的FPGA實現(xiàn).pdf
- 維特比譯碼與RS譯碼的研究與FPGA實現(xiàn).pdf
- 維特比譯碼器的FPGA實現(xiàn).pdf
- 卷積碼編碼與維特比譯碼加速器設(shè)計.pdf
- 基于FPGA的低功耗維特比譯碼器研究與實現(xiàn).pdf
- 基于FPGA的網(wǎng)格編碼與譯碼設(shè)計的實現(xiàn).pdf
- 卷積碼及其Viterbi譯碼的FPGA設(shè)計與實現(xiàn).pdf
- 卷積Turbo碼編譯碼器FPGA實現(xiàn)的研究.pdf
- Turbo碼編碼譯碼算法與FPGA實現(xiàn)方法的研究.pdf
- 聯(lián)合Turbo譯碼-網(wǎng)絡(luò)編碼的FPGA實現(xiàn).pdf
- 卷積碼編譯碼算法研究及其FPGA實現(xiàn).pdf
- 串并結(jié)合的維特比算法的FPGA實現(xiàn).pdf
- 基于FPGA的DRM信道譯碼研究與實現(xiàn).pdf
- Turbo碼編碼譯碼器的研究及其FPGA實現(xiàn).pdf
- 基于FPGA的OFDM基帶系統(tǒng)中卷積碼編譯碼器的研究與實現(xiàn).pdf
- 符合DVB-T標(biāo)準(zhǔn)的維特比譯碼器的實現(xiàn)研究.pdf
- 數(shù)字通信中符號定時及維特比譯碼算法研究與實現(xiàn).pdf
- 基于FPGA的LDPC碼譯碼研究與硬件實現(xiàn).pdf
- Turbo碼編碼-譯碼算法及其FPGA實現(xiàn)方法的研究.pdf
評論
0/150
提交評論