基于FPGA的SATA IP核設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、串行ATA(Serial Advanced Technology Attachment,SATA)是一種完全不同于并行ATA的新型硬盤接口標(biāo)準(zhǔn)。具有支持熱插拔,傳輸速度快,執(zhí)行效率高等特點(diǎn)。同時(shí),SATA總線使用嵌入式時(shí)鐘信號(hào),具備了更強(qiáng)的糾錯(cuò)能力,具有數(shù)據(jù)自動(dòng)校驗(yàn)功能。具備150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前,國(guó)內(nèi)還沒有基于FPGA的應(yīng)用來設(shè)計(jì)SATA IP(Intellectual pr

2、operty,知識(shí)產(chǎn)權(quán))核,在這樣的背景下設(shè)計(jì)基于FPGA的SATA IP核具有重要的意義。
  對(duì)SATA協(xié)議做了詳盡的分析,對(duì)其三個(gè)重要的協(xié)議層級(jí)結(jié)構(gòu)分別進(jìn)行了闡述,并給出了設(shè)計(jì)選用的開發(fā)環(huán)境,語言以及所用的芯片。在此基礎(chǔ)上,著重闡述SATA IP核的設(shè)計(jì)流程,并以每個(gè)協(xié)議層次的狀態(tài)機(jī)為依據(jù),采用模塊開發(fā)的原則先進(jìn)行總體框架設(shè)計(jì),然后對(duì)各個(gè)模塊進(jìn)行編碼實(shí)現(xiàn)。在模塊編寫完成之后,再利用之前分析的本協(xié)議層次的狀態(tài)機(jī)來設(shè)計(jì)編寫主控模

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論