版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、頻率合成技術(shù)是近代通信系統(tǒng)的重要組成部分,在無線電通信與電子系統(tǒng)的各個(gè)領(lǐng)域中得到了廣泛的應(yīng)用。隨著各種技術(shù)的飛速發(fā)展,人們對(duì)頻率合成器的頻率穩(wěn)定度、頻譜純度、頻率范圍和輸出頻率的個(gè)數(shù)提出了越來越高的要求。
單個(gè)的頻率合成方式都可以在某些指標(biāo)上獲得理想的效果,但沒有一種方式可以滿足所有的技術(shù)要求。實(shí)際上,由于各種方式各有優(yōu)劣,完全可以利用優(yōu)勢(shì)互補(bǔ),所以產(chǎn)生了混合式頻率合成技術(shù)。其中 DDS與 PLL頻率合成混合應(yīng)用最為廣泛,其基
2、本原理就是利用DDS的輸出作為PLL的參考輸入,來解決頻率分辨率和相噪的矛盾。
本文首先介紹了DDS的原理和各個(gè)模塊功能,分析了輸出頻譜及影響輸出雜散的因素,指出了其優(yōu)缺點(diǎn)。接著介紹了PLL的基本原理,分析了其噪聲性能和雜散。由于課題要求的相對(duì)帶寬比較寬,考慮具體實(shí)現(xiàn)時(shí)的難度和指標(biāo)要求,在對(duì)頻率合成器的各種實(shí)現(xiàn)方法的性能進(jìn)行分析和比較后,選用了DDS+PLL方案來最終實(shí)現(xiàn)本課題,并進(jìn)行了可行性論證,結(jié)果證明該設(shè)計(jì)是能夠滿足系統(tǒng)
3、指標(biāo)要求的。選用了美國AD公司的AD9854和ADF4001,控制芯片則采用了ADSP2183,文中對(duì)這些芯片的功能和使用作了簡(jiǎn)單介紹。最后針對(duì)各個(gè)模塊分別給出了電路設(shè)計(jì)中應(yīng)該注意的問題。
本課題將直接數(shù)字式合成技術(shù)用于鎖相頻率合成器中,該方法將直接數(shù)字合成的特點(diǎn),如輸出波形靈活且相位連續(xù)、頻率穩(wěn)定度高、輸出頻率分辨率高、頻率轉(zhuǎn)換速度快、輸出相位噪聲低、集成度高、功耗低、體積小等與鎖相環(huán)路的頻帶寬、工作頻率高、頻譜質(zhì)量好等優(yōu)點(diǎn)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DDS和PLL的頻率合成器.pdf
- 基于DDS和PLL相結(jié)合的頻率合成器設(shè)計(jì).pdf
- 基于DDS跳頻電臺(tái)頻率合成器的硬件設(shè)計(jì).pdf
- 基于DDS的L波段跳頻頻率合成器的設(shè)計(jì).pdf
- 基于FPGA的PLL+DDS的頻率合成器.pdf
- 基于DDS和PLL的頻率合成器的研制.pdf
- dds技術(shù)實(shí)現(xiàn)頻率可跳變頻率合成器設(shè)計(jì)
- 基于DDS的寬帶快速跳頻頻率合成器的設(shè)計(jì).pdf
- 基于DDS的跳頻頻率合成器研究與實(shí)現(xiàn).pdf
- 畢業(yè)設(shè)計(jì)----基于fpga的直接數(shù)字頻率合成器dds設(shè)計(jì)
- 基于FPGA的直接數(shù)字式頻率合成器DDS的設(shè)計(jì).pdf
- 基于arm的頻率合成器設(shè)計(jì)
- 基于DDS和PLL的低相噪頻率合成器的優(yōu)化設(shè)計(jì).pdf
- 頻率合成器的設(shè)計(jì)
- 基于DDS和數(shù)字鎖相環(huán)頻率合成器的研究.pdf
- eda課程設(shè)計(jì)--直接數(shù)字頻率合成器(dds)
- 基于DDS與PLL的L波段頻率合成器的研制.pdf
- 基于DDS+PLL的高性能微波頻率合成器的研制.pdf
- 課程設(shè)計(jì)---直接數(shù)字式頻率合成器(dds)的設(shè)計(jì)
- 直接數(shù)字頻率合成器(DDS)及其FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論