卷積碼編碼器及Viterbi譯碼器的設計.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、信道是通信系統(tǒng)的重要組成部分,其特性對于通信系統(tǒng)的性能有很大影響。由于實際信道存在噪聲和干擾的影響,使得經(jīng)信道傳輸后所接收的碼元與發(fā)送碼元之間存在差異,一般稱這種差異為差錯。為了提高通信質(zhì)量,保證通信的正確性和可靠性,在信號進入信道傳輸之前要進行信道編碼,采用差錯控制的方法來糾正這種差錯。本文的目的就是討論如何通過差錯控制的方法來改善數(shù)字通信系統(tǒng)的傳輸質(zhì)量,重點研究了一種信道編解碼的算法和邏輯電路的實現(xiàn)方法,并利用FPGA進行硬件上的驗

2、證。 所謂糾錯碼技術,是一種通過增加冗余信息來提高信息傳輸可靠性的有效方法。其中,卷積碼是一種應用非常廣泛的糾錯碼,因此,其對應的最佳譯碼方式Viterbi譯碼也一直是一個研究比較多的領域。 在本課題中,分別對編碼方式和解碼方式進行了研究,其中重點和難點在于Viterbi解碼算法的研究以及其邏輯實現(xiàn)。在邏輯設計中,使用了自頂向下的設計方法,正確實現(xiàn)了編碼和解碼的功能。 首先,本論文介紹相關的數(shù)字通信背景;接著,提

3、出糾錯碼的設計方案,介紹了(2,1,8)卷積碼的編碼算法以及相應的Viterbi譯碼算法,對傳統(tǒng)的Viterbi譯碼算法的邏輯電路進行了討論,完成了一個改進的譯碼器邏輯設計方案,介紹了FPGA設計的基本準則,并給出了時序仿真的比較結(jié)果;其次,介紹了系統(tǒng)各硬件模塊的設計方案,并完成了硬件電路設計;最后,完成了基于FPGA的硬件平臺上的系統(tǒng)測試。 通過對卷積碼編碼和Viterbi解碼算法的充分理解,本人使用Verilog HDL對算

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論