版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、由于傳統(tǒng)的二次雷達(dá)(SecondarySurveillanceRadar)應(yīng)答信號(hào)處理器采用分立元件和中小規(guī)模集成電路設(shè)計(jì),其穩(wěn)定性低,可靠性差,實(shí)時(shí)處理能力有限,不能完成高密度、大容量的應(yīng)答。 針對(duì)這些缺陷,借鑒軟件無線電思想,本文設(shè)計(jì)了一種基于FPGA和DSP為平臺(tái)的單脈沖二次雷達(dá)應(yīng)答信號(hào)處理器系統(tǒng)。這種結(jié)構(gòu)的特點(diǎn)是集成度高,通用性強(qiáng),穩(wěn)定性好,處理速度快,適于模塊化設(shè)計(jì),可以實(shí)時(shí)處理多個(gè)應(yīng)答信號(hào),大大提高了MSSR應(yīng)答信號(hào)
2、處理能力。 本論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程、運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理。重點(diǎn)介紹了Actel公司FPGA的結(jié)構(gòu)、原理以及FPGA的VHDL實(shí)現(xiàn)。本文介紹的MSSR應(yīng)答信號(hào)處理器,可以檢測(cè)大于100mv的視頻信號(hào),實(shí)時(shí)處理40個(gè)真實(shí)目標(biāo),并且支持模式AC和模式6應(yīng)答信號(hào),處理過程中可以根據(jù)模式指示信號(hào)在兩種模式下任意切換,送出相應(yīng)模式的報(bào)表。 在項(xiàng)目的開發(fā)過程中,本文作者主要從事數(shù)字信號(hào)處理算法
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA+DSP的某監(jiān)控雷達(dá)信號(hào)處理器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+DSP的實(shí)時(shí)圖像處理器的研制.pdf
- 基于FPGA+DSP的基帶數(shù)字信號(hào)處理平臺(tái)的研究與實(shí)現(xiàn).pdf
- 基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答處理器.pdf
- 基于FPGA+DSP結(jié)構(gòu)的聲光信號(hào)后處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA+DSP高動(dòng)態(tài)GPS信號(hào)模擬器的研究.pdf
- 基于FPGA的FFT信號(hào)處理器的硬件實(shí)現(xiàn).pdf
- 二次雷達(dá)應(yīng)答信號(hào)處理器中DSP的算法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+DSP的圖像處理硬件平臺(tái)設(shè)計(jì).pdf
- 基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCI總線FPGA+DSP通用信號(hào)處理平臺(tái)的設(shè)計(jì)與實(shí)觀.pdf
- X光圖像處理研究及基于FPGA+DSP的硬件實(shí)現(xiàn).pdf
- 基于FPGA+DSP的斜視SAR實(shí)時(shí)處理技術(shù).pdf
- 基于FPGA的FFT處理器的實(shí)現(xiàn).pdf
- 基于FPGA的跳頻信號(hào)處理器研制.pdf
- 基于FPGA的多功能雷達(dá)信號(hào)處理器.pdf
- 圖像信號(hào)處理器(ISP)的實(shí)現(xiàn)和FPGA驗(yàn)證.pdf
- 基于DSP和CPLD的信號(hào)處理器板.pdf
- 相控陣?yán)走_(dá)信號(hào)處理器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA+DSP的星上綜合處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論