ABS-S信道解調(diào)芯片中CORDIC函數(shù)的分析與設計.pdf_第1頁
已閱讀1頁,還剩72頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、隨著信息產(chǎn)業(yè)和微電子技術的飛速發(fā)展,數(shù)字集成電路已成為信息產(chǎn)業(yè)大樓的基石。另一方面,數(shù)字電視衛(wèi)星直播業(yè)務在全球各地,特別是在美國、歐洲、日本等國家和地區(qū)得到了蓬勃發(fā)展,近年來我國也十分重視數(shù)字電視直播衛(wèi)星的發(fā)展。
  本課題所研究的CORDIC正是應用于ABS-S信道解調(diào)芯片——我國具有自主知識產(chǎn)權的直播衛(wèi)星系統(tǒng)中的關鍵技術之一。本課題主要研究內(nèi)容如下:
  首先,詳細分析了CORDIC函數(shù)基本算法,并討論了抽象出來的統(tǒng)一迭

2、代公式,討論了CORDIC函數(shù)的擴展應用,如計算sin、cos、tan、arctan等三角函數(shù),log、ln、exp等超越函數(shù),以及在收斂范圍內(nèi)的乘除法。簡單介紹了信道解調(diào)系統(tǒng),根據(jù)ABS-S解調(diào)算法自身的特點,討論了在本系統(tǒng)中,解調(diào)算法某些模塊可以和cordic算法相結(jié)合,實現(xiàn)結(jié)構(gòu)優(yōu)化的可能性。
  隨后,討論了CORDIC函數(shù)的幾種電路結(jié)構(gòu),從ASIC設計流程和設計要素入手,詳細分析了影響芯片質(zhì)量參數(shù)(時序、功耗、面積)的基本

3、特性,針對這些特性和系統(tǒng)中的具體應用,對cordic-iterative-unit作了功耗優(yōu)化,對arctan_cordic和sc_cordic作了時序優(yōu)化,對phase_detector作了面積上的優(yōu)化。利用synopsys公司的綜合工具designcomplier,采用中芯國際0.13微米工藝對設計作了綜合,得到面積、時序、功耗報告,性能均能達到設計要求。在這一部分最后,列出了實測的電路計算精度表、分析了RTL電路引入的誤差并在設計

4、中加入了改善誤差的結(jié)構(gòu)、討論了算法引入的增益因子及其消除設計、討論了電路的溢出及其避免的方法。
  其次,搭建了CORDIC仿真環(huán)境,完成CORDIC電路功能仿真。給出了驗證策略,主要包括:用C程序生成測試向量;用C程序生成fixedangle;將verilog代碼計算結(jié)果以文本形式保存;用matlab還原輸出數(shù)據(jù)與C算法作比較;保存正確的輸入輸出向量,在下次改動后,直接利用已有的perl腳本進行比較。
  最后,完成COR

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論