版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、現(xiàn)場可編程門陣列(FPGA)是一種高集成度的用戶可編程邏輯器件,具有小型化、低功耗、可編程、數(shù)字化和快速方便實用的特點。隨著它的不斷應(yīng)用,使電子設(shè)計的規(guī)模和集成度不斷提高,同時也帶來了電子系統(tǒng)設(shè)計方法和設(shè)計思想的不斷推陳出新。
本文設(shè)計了基于FPGA的電磁環(huán)境頻譜分析處理器,實現(xiàn)了數(shù)據(jù)緩沖、加窗處理和FFT運算功能。采用自頂向下的模塊化設(shè)計思想,將整個處理器劃分為若干基本功能單元,在實現(xiàn)這些功能模塊的情況下,集成頻譜分析處理器
2、。
首先,本文介紹了數(shù)字接收機ICS554的結(jié)構(gòu)和特點,并使用其中的FPGA完成設(shè)計工作。FFT運算作為譜分析的基礎(chǔ),本文也對其基-2算法進(jìn)行了深入研究,包括時域和頻域抽選法。
其次,詳細(xì)介紹了頻譜分析處理器的整體設(shè)計方案,從實時性、資源消耗、運算精度和可靠性方面考慮,采用了基-2時域抽選算法、順序處理、塊浮點結(jié)構(gòu)、加漢寧窗的設(shè)計方案。
然后,介紹頻譜分析處理器的FPGA實現(xiàn)和仿真,分別完成了FFT運算器、
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 電磁頻譜監(jiān)測信號處理器的設(shè)計與實現(xiàn).pdf
- 基于LabVIEW與FPGA虛擬頻譜分析儀的設(shè)計與實現(xiàn).pdf
- 基于FPGA的音頻處理器的設(shè)計與實現(xiàn).pdf
- 基于NiosⅡ的同構(gòu)多核處理器設(shè)計與FPGA實現(xiàn).pdf
- 基于FPGA的數(shù)字頻譜分析儀的設(shè)計與實現(xiàn).pdf
- 基于FPGA的可穿戴處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的FFT信號處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的FFT處理器的實現(xiàn).pdf
- 基于FPGA的VLIW微處理器設(shè)計實現(xiàn).pdf
- 基于FPGA的可變點FFT處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的32位RISC處理器設(shè)計與實現(xiàn).pdf
- 基于FPGA的電磁頻譜感知系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于fpga的微處理器設(shè)計
- 基于FPGA的小型實時圖像增強處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的32位RISC微處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的SINS-GPS導(dǎo)航處理器的設(shè)計與實現(xiàn).pdf
- 空間電磁頻譜分析.pdf
- 基于FPGA的FFT處理器的設(shè)計.pdf
- 基于FPGA的FFT處理器研究與設(shè)計.pdf
- 相控陣?yán)走_(dá)信號處理器的FPGA設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論