版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、在高速數(shù)字系統(tǒng)中,很高的時鐘頻率和高速的數(shù)據(jù)傳輸對系統(tǒng)的時序設(shè)計和印刷電路板(PCB)設(shè)計提出了苛刻的要求.在高速數(shù)字系統(tǒng)的設(shè)計中,信號完整性分析是系統(tǒng)設(shè)計的主要手段之一.該文主要討論了高速數(shù)字系統(tǒng)中的信號完整性分析方法,并以一個具體的超高速數(shù)據(jù)采集系統(tǒng)為例,詳細研究了超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計和PCB設(shè)計,并用信號完整性分析工具進行系統(tǒng)時序的分析和PCB關(guān)鍵網(wǎng)絡(luò)拓撲結(jié)構(gòu)的仿真.該文首先介紹了信號完整性分析的基本概念和仿真模型,然后闡
2、述了一個具體的超高速數(shù)據(jù)采集系統(tǒng)的框架、原理和實現(xiàn)方案.接著分別研究了超高速數(shù)據(jù)采集系統(tǒng)的時序設(shè)計和PCB設(shè)計方法.在該系統(tǒng)的時序設(shè)計中,我們首先依據(jù)系統(tǒng)的源同步數(shù)據(jù)傳輸模型設(shè)計整個系統(tǒng)的時序,然后用Cadence公司的信號完整性分析軟件SigXplore進行系統(tǒng)的時序分析,以滿足超高速數(shù)據(jù)采集系統(tǒng)的時序要求.在高速數(shù)字系統(tǒng)的PCB設(shè)計方面,我們首先歸納了高速數(shù)字系統(tǒng)PCB設(shè)計中的疊層設(shè)計、器件布局和PCB布線的一些基本規(guī)則,并用Cad
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超高速集成電路的信號完整性分析.pdf
- 超高速數(shù)據(jù)采集系統(tǒng)研究.pdf
- 高速數(shù)據(jù)采集卡的信號完整性研究.pdf
- 高速電路信號完整性分析與設(shè)計.pdf
- 多通道超高速數(shù)據(jù)采集與記錄系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 高速PCB信號完整性設(shè)計與分析.pdf
- 高速數(shù)字系統(tǒng)設(shè)計的信號完整性分析與仿真.pdf
- 高速PCB的信號完整性分析與硬件設(shè)計.pdf
- 高速電路設(shè)計與信號完整性分析.pdf
- 高速電路信號完整性分析.pdf
- 高速PCB設(shè)計的信號完整性分析與研究.pdf
- 高速電路的信號完整性分析.pdf
- 高速電路信號完整性與電源完整性研究.pdf
- 高速信號的電源完整性分析
- 超高速電力系統(tǒng)暫態(tài)數(shù)據(jù)采集系統(tǒng).pdf
- 高速互連設(shè)計中的信號完整性分析.pdf
- 基于UWB接收的超高速數(shù)據(jù)采集系統(tǒng)的實現(xiàn).pdf
- 雷達目標模擬系統(tǒng)高速電路的設(shè)計與信號完整性分析.pdf
- 超高速數(shù)據(jù)采集與傳輸技術(shù)研究.pdf
- 超高速便攜式數(shù)據(jù)采集存儲系統(tǒng)設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論