版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著通信技術(shù)的發(fā)展,如何在低信噪比環(huán)境下通過引入優(yōu)秀的糾錯(cuò)碼技術(shù)進(jìn)行可靠的通信是人們關(guān)注的問題。論文基于迭代系統(tǒng),將LDPC(Low Density Parity Check)碼引入作為系統(tǒng)的糾錯(cuò)碼,在低信噪比高斯白噪聲信道環(huán)境下,采用TI公司的TMS320C6747系列DSP設(shè)計(jì)并實(shí)現(xiàn)了LDPC碼編譯碼器。
論文首先介紹了LDPC碼的基本原理及其二部圖概念,分析了LDPC碼校驗(yàn)矩陣的構(gòu)造方式,特別是QC_LDPC碼的構(gòu)造
2、特點(diǎn),詳細(xì)闡述了LDPC碼的幾種編碼算法和譯碼算法,并對(duì)其優(yōu)劣特點(diǎn)進(jìn)行了分析比較。結(jié)合論文的性能指標(biāo),通過計(jì)算機(jī)仿真分析確定了硬件實(shí)現(xiàn)的相關(guān)參數(shù),如校驗(yàn)矩陣形式、編譯碼算法、碼長、迭代次數(shù)等。
根據(jù)設(shè)計(jì)方案和相關(guān)參數(shù),以DSP作為實(shí)現(xiàn)平臺(tái),對(duì)LDPC碼編譯碼算法進(jìn)行了實(shí)現(xiàn)。在編碼實(shí)現(xiàn)上,選用迭代快速編碼算法來降低編碼時(shí)延和編碼復(fù)雜度;在譯碼實(shí)現(xiàn)方面,為了克服LDPC碼BP譯碼算法硬件實(shí)現(xiàn)復(fù)雜度大的缺點(diǎn),在硬件資源存儲(chǔ)、數(shù)據(jù)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- LDPC碼編譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼迭代譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的多元LDPC碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于fpga的多元ldpc碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn)
- LDPC碼編譯碼器的硬件實(shí)現(xiàn).pdf
- LDPC碼高效編譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- LDPC碼編譯碼器的原理及其硬件實(shí)現(xiàn).pdf
- LDPC碼的高速編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- QC-LDPC碼的編譯碼器設(shè)計(jì).pdf
- 偽隨機(jī)LDPC碼的編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 準(zhǔn)循環(huán)LDPC碼的編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 多元LDPC碼高速編譯碼器研究.pdf
- 基于DMB-TH的LDPC碼編譯碼器的研究與設(shè)計(jì).pdf
- LDPC碼譯碼器的研究與實(shí)現(xiàn).pdf
- 基于LDPC碼自適應(yīng)譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼譯碼器的實(shí)現(xiàn).pdf
- 高速率LDPC編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼高速譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于LTE系統(tǒng)Turbo碼編譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DVB標(biāo)準(zhǔn)的RS碼和LDPC碼編譯碼器的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論