一種用于數(shù)字控制電源的改進型延遲線ADC的設(shè)計.pdf_第1頁
已閱讀1頁,還剩56頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著半導(dǎo)體工藝與制造技術(shù)的飛速發(fā)展,電子技術(shù)也得到了長足的進步,新的工藝與電路設(shè)計技術(shù)讓電子產(chǎn)品的性能得到了極大的提升,各種電子產(chǎn)品不斷涌現(xiàn)的同時,對產(chǎn)品的能耗管理技術(shù)也有了更高的要求,而模擬電源芯片經(jīng)過多年的發(fā)展其性能提升也到了瓶頸,相比而言,數(shù)字控制電源在設(shè)計效率、生產(chǎn)成本與控制靈活性方面則優(yōu)勢突顯。作為數(shù)字控制電源重要組成部分的模數(shù)轉(zhuǎn)換器(ADC)在很大程度上影響了數(shù)字電源的整體性能,而傳統(tǒng)的ADC在開關(guān)電源環(huán)境中也面臨諸多限制。

2、因此,研究用于數(shù)字控制電源中的ADC具有重要的意義。
   本文從降壓(Buck)型數(shù)字控制DC-DC變換器系統(tǒng)出發(fā),對其系統(tǒng)組成、工作原理、調(diào)制模式等進行了闡述。結(jié)合ADC的原理與特點,分析比較了幾種用于數(shù)字控制電源中的ADC結(jié)構(gòu),提出了具有動態(tài)電壓調(diào)整(DVS)功能的分段線性化延遲線ADC結(jié)構(gòu)。在采用線性度更高的延時單元與數(shù)字校準電路后,設(shè)計實現(xiàn)了用于數(shù)字控制電源的6位分辨率、最高采樣頻率25MHz的改進型延遲線ADC,并應(yīng)

3、用在DVS調(diào)整的Buck型數(shù)字控制DC-DC變換器中。
   設(shè)計的6位25MHz分段線性延遲線ADC在中芯國際(SMIC)0.13μm CMOS混合信號工藝下進行了仿真驗證與版圖設(shè)計。仿真結(jié)果表明,ADC的最高采樣頻率達到25MHz,有效分辨率為12.5mV/LSB,數(shù)字校準后的DNL最大值為1.03LSB,最小值由-1.0LSB降為-0.58LSB,INL的最大值由1.85LSB降為1.37LSB,最小值由-1.12LSB降

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論