版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、電子科技大學(xué)碩士學(xué)位論文高速FIR數(shù)字濾波器在FPGA上的實現(xiàn)姓名:冷邦平申請學(xué)位級別:碩士專業(yè):微電子學(xué)與固體電子學(xué)指導(dǎo)教師:趙建明20080501ABSTRACTABSTRACTGenerallythedeviceusedforrealtimeDSPincludesprogrammableDSPchipset(suchasTI,AD)、ASICandFPGA,etcInengineeringpractice,thereisalway
2、sahighspeed、real—timeandflexiblerequirementforsignalprocessingHowever,softwareandhardwaretechniquesavailableforimplementationaredifficulttomeetthedemandfortheseveralaspectsinthesametimeAlongwiththedevelopmentofPLDdevicea
3、ndEDAtechnology,F(xiàn)PGAnotonlymeetsthereal—timerequirement,butalsohassomeflexibilitytoimplementDSPInrecentyears,F(xiàn)PGAhasthecharacteristics:flexibleprogrammablelogicwhichcarlbeconvenientlyusedtoimplementhighspeeddigitalsignal
4、processing,foritbreakthroughthelevellimitofparallelandpipeline,reconfigurablelogicresourceonchipthustheresourceCanbeutilizedeffectivelyMoreandmoreresearcherswhoengagedigitalsignalprocessingarefavoringFPGATheFIRdigitalfil
5、terisusedformanypracticalapplicationsforitsgoodlinearphasecharacter,anditprovideanimportantfunctioninDigitalsignalProeessingdesignInthisPaper,amethodtoimplementtheFIRfilterusingFPGAisproposedTheworkmainlyincludes:1Thebas
6、ictheoryofFIRdigitalfilterisintroducedandthedevelopmentsituation,thedesignflow,thedesignprinciple,thecommonlyuseddesignmethodandthetechnicalofFPGAarediscussed2AccordingtothebasictheoryofFIRfilter,aschemeofhardwareimpleme
7、ntationisworkedoutusingdistributedarithmeticalgorithmAsthescaleoftheLUTinthedistributedarithmeticalgorithmisSOlarge,thethesisreducesitwiththeuseofmultiplecoefficientmemorybanksthatusetheoptimizeddistributedarithmeticalgo
8、rithm3Implementa192一orderFIRfilterexampleitsdemands:16bitsfixedinput—data12bitsfixedcoefficient,16bitsfixedoutput—data,and75MHzThedesignsaresimulatedbyQuartusIIsoftwareAndcompareQuartusIIsimulatedresultwithMatlabsimulate
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速FIR數(shù)字濾波器設(shè)計.pdf
- 基于fpga的fir數(shù)字濾波器設(shè)計
- 基于fpga的fir數(shù)字濾波器設(shè)計
- 基于FPGA的FIR數(shù)字濾波器設(shè)計與實現(xiàn).pdf
- FIR數(shù)字濾波器的FPGA最佳實現(xiàn)方法研究.pdf
- FIR數(shù)字濾波器的FPGA實現(xiàn)技術(shù)研究.pdf
- 分?jǐn)?shù)延遲FIR數(shù)字濾波器設(shè)計及其FPGA實現(xiàn).pdf
- 基于FPGA的FIR數(shù)字濾波器的設(shè)計.pdf
- 基于FPGA的FIR數(shù)字濾波器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的FIR數(shù)字濾波器的設(shè)計和實現(xiàn).pdf
- 基于FPGA的高速FIR數(shù)字濾波器及多速率濾波器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的FIR數(shù)字濾波器的研究.pdf
- 基于FPGA實現(xiàn)的定點FIR數(shù)字濾波器優(yōu)化設(shè)計.pdf
- FIR數(shù)字濾波器的設(shè)計.pdf
- fir數(shù)字濾波器的設(shè)計
- 高速FIR數(shù)字濾波器的研究與應(yīng)用.pdf
- 基于DA算法的FIR數(shù)字濾波器設(shè)計及其FPGA實現(xiàn).pdf
- fir數(shù)字濾波器的設(shè)計方法
- 基于FPGA的FIR數(shù)字濾波器研究與設(shè)計.pdf
- fir數(shù)字濾波器設(shè)計及matlab實現(xiàn)
評論
0/150
提交評論