版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、自集成電路問(wèn)世以來(lái),其速度、規(guī)模和性能均以令人驚異的速度向前發(fā)展。在集成電路發(fā)展初期,人們主要關(guān)注的是芯片的速度和面積,而對(duì)電路功耗的考慮處于相對(duì)次要的位置。然而,隨著半導(dǎo)體工藝和電子設(shè)計(jì)自動(dòng)化技術(shù)的飛速發(fā)展,芯片的工作速度和集成度不斷提高,功耗也在持續(xù)增長(zhǎng)。進(jìn)入深亞微米或納米工藝后,功耗已經(jīng)成為繼速度、面積之后的又一關(guān)鍵問(wèn)題。因此,通過(guò)有效的技術(shù)降低集成電路的功耗具有非常重要的意義。
在對(duì)CMOS電路的功耗分析中發(fā)現(xiàn),減
2、少電路內(nèi)部的節(jié)點(diǎn)數(shù)以及所有節(jié)點(diǎn)的開(kāi)關(guān)活動(dòng)將能有效的降低電路功耗。在數(shù)字系統(tǒng)中,時(shí)鐘是跳變最頻繁的信號(hào),其每個(gè)周期要跳變兩次,而且需要驅(qū)動(dòng)大量的負(fù)載,因而消耗了系統(tǒng)中很大比例的功耗。針對(duì)時(shí)鐘系統(tǒng)的低功耗設(shè)計(jì),首先,本文提出了時(shí)鐘邊沿控制技術(shù),通過(guò)恰當(dāng)?shù)姆椒ǚ怄i冗余時(shí)鐘邊沿的觸發(fā),減少電路內(nèi)部冗余的翻轉(zhuǎn)行為,同時(shí)可以簡(jiǎn)化電路結(jié)構(gòu)。與原有的門控時(shí)鐘技術(shù)相比,本文提出的時(shí)鐘邊沿控制技術(shù)可以一次只封鎖一個(gè)時(shí)鐘邊沿的觸發(fā),其應(yīng)用范圍更廣。而門控時(shí)鐘
3、技術(shù)只適用于單邊沿觸發(fā)器,是一種特殊的時(shí)鐘邊沿控制技術(shù)。其次,本文提出了基于靈活封鎖的門控時(shí)鐘技術(shù),綜合考慮門控技術(shù)在系統(tǒng)功耗上的成本和收益,不封鎖控制成本過(guò)高的冗余時(shí)鐘,在很多情況下能夠得到比傳統(tǒng)門控時(shí)鐘技術(shù)更優(yōu)化的低功耗設(shè)計(jì)。同時(shí),為了一次只封鎖一個(gè)時(shí)鐘邊沿的觸發(fā),需要設(shè)計(jì)新型的觸發(fā)器結(jié)構(gòu)。本文設(shè)計(jì)了時(shí)鐘邊沿可控的雙邊沿主從型觸發(fā)器,并提出了隔態(tài)封鎖技術(shù),首次完成了對(duì)雙邊沿主從型觸發(fā)器中所有冗余時(shí)鐘信號(hào)的封鎖,有效降低了電路功耗。最
4、后,本文進(jìn)一步設(shè)計(jì)了時(shí)鐘邊沿可控的單邊沿脈沖式觸發(fā)器和時(shí)鐘邊沿可控的雙邊沿脈沖式觸發(fā)器,通過(guò)抑制冗余窄脈沖信號(hào)的產(chǎn)生,有效減少觸發(fā)器內(nèi)部節(jié)點(diǎn)的冗余跳變,大幅度降低了電路的功耗。
設(shè)計(jì)實(shí)例表明,文本提出的時(shí)鐘邊沿控制技術(shù)能夠有效消除時(shí)序電路中冗余的時(shí)鐘信號(hào),顯著降低電路系統(tǒng)的功耗,具有先進(jìn)性和實(shí)用性。所設(shè)計(jì)的各種低功耗觸發(fā)器均采用HSPICE進(jìn)行了模擬和驗(yàn)證,均具有正確的邏輯功能和良好的瞬態(tài)特性。與相關(guān)文獻(xiàn)中的電路相比,本文
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗全邊沿觸發(fā)器設(shè)計(jì)研究.pdf
- 低功耗觸發(fā)器研究.pdf
- 基于多位觸發(fā)器的低功耗技術(shù)研究.pdf
- 邊沿d 觸發(fā)器介紹
- 基于脈沖技術(shù)低功耗高性能觸發(fā)器設(shè)計(jì).pdf
- 觸發(fā)器功耗控制技術(shù)與設(shè)計(jì)研究.pdf
- 高速低功耗觸發(fā)器的設(shè)計(jì)與特性提取
- 基于多位觸發(fā)器技術(shù)的SoC低功耗設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速低功耗觸發(fā)器的設(shè)計(jì)與特性提取.pdf
- 基于CMOS工藝的低功耗脈沖型觸發(fā)器設(shè)計(jì).pdf
- 基于28nm工藝的低功耗觸發(fā)器設(shè)計(jì)及優(yōu)化.pdf
- 低功耗觸發(fā)器比較分析及計(jì)算機(jī)模擬畢業(yè)論文
- 基于65nm CMOS工藝的低功耗觸發(fā)器設(shè)計(jì).pdf
- 觸發(fā)器功耗延時(shí)分析
- 基于時(shí)鐘控制技術(shù)的IC低功耗設(shè)計(jì)研究.pdf
- 用cmos傳輸門和cmos非門設(shè)計(jì)邊沿d觸發(fā)器
- 主從rs觸發(fā)器,jk觸發(fā)器
- 基本rs觸發(fā)器和d觸發(fā)器
- d觸發(fā)器&雙d觸發(fā)器
- 實(shí)驗(yàn)六 rs觸發(fā)器和d觸發(fā)器
評(píng)論
0/150
提交評(píng)論