版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著信息技術(shù)的發(fā)展,電子系統(tǒng)在各行各業(yè)中均得到了廣泛的應(yīng)用,研究和掌握其處理核心CPU的設(shè)計技術(shù)成為當代科技的必然主題。
本文基于現(xiàn)代EDA技術(shù),以Altera公司生產(chǎn)的StratixⅢ系列的型號為EP3SL34F1760C4的FPGA芯片作為目標器件,用Verilog HDL作為硬件描述語言完成一個通用16位CPU的設(shè)計和仿真測試。
在本文的各個階段分別使用了相應(yīng)的EDA設(shè)計工具-Altera公司的Quar
2、tusⅡ集成開發(fā)環(huán)境和Mentor Graphics公司的仿真工具Modelsim,分別進行各模塊或整體系統(tǒng)的網(wǎng)表生成和仿真測試。
本文采用RISC指令系統(tǒng)進行通用16位CPU指令的設(shè)計,通過簡化指令系統(tǒng)使CPU的結(jié)構(gòu)更加簡單合理,從而提高運算速度;同時采用RISC指令系統(tǒng)設(shè)計了常用的32條操作指令,基本能直接或間接地執(zhí)行關(guān)于CPU的各項操作:并對組成通用CPU的常規(guī)模塊進行設(shè)計和仿真;除了對常規(guī)模塊的設(shè)計,本文還加入了整
3、型乘除法和浮點運算專用模塊,加入該專用模塊的意義在于:能夠提高乘除法運算和浮點運算的效率,同時減輕了CPU的運算負擔,從而節(jié)省CPU時間。
本文的另一個內(nèi)容是仿照IEEE754標準設(shè)計了16位浮點數(shù)的格式,并對此格式浮點數(shù)進行四則運算的設(shè)計和仿真,這樣做是因為現(xiàn)實中自定義格式數(shù)的情況經(jīng)常發(fā)生,直接用通用CPU進行處理必然會發(fā)生不可預(yù)想的錯誤,這時可以將特殊功能模塊與CPU進行連接以達到對自定義數(shù)的專業(yè)處理。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 16位-32位MCU軟件仿真器的設(shè)計與實現(xiàn).pdf
- 計算機系統(tǒng)結(jié)構(gòu)課程設(shè)計---簡單16位cpu設(shè)計
- 16位cpu綜合設(shè)計 計算機組成原理課程設(shè)計
- 12-16位可變輸入DAC芯片設(shè)計與測試.pdf
- 8位cpu設(shè)計及實現(xiàn)
- 嵌入式CPU指令系統(tǒng)通用仿真研究與實現(xiàn).pdf
- 16位精簡指令cpu設(shè)計—計算機組成原理課程設(shè)計
- 基于16位DSP的硬件仿真器設(shè)計.pdf
- 八位CPU IP核的研究與設(shè)計.pdf
- 64位RISC CPU的cache設(shè)計.pdf
- 8位CPU軟核設(shè)計與應(yīng)用研究.pdf
- 主板CPU供電電路設(shè)計與仿真的研究.pdf
- CPU運行的動態(tài)仿真系統(tǒng)設(shè)計.pdf
- 基于PIC16F676 CPU的設(shè)計與實現(xiàn).pdf
- 基于FPGA的8位增強型CPU設(shè)計與驗證.pdf
- 八位RISC-CPU設(shè)計和實現(xiàn).pdf
- 基于通用CPU的GPRS核心網(wǎng)的設(shè)計與實現(xiàn).pdf
- 畢業(yè)設(shè)計---mcs-51 cpu核的設(shè)計與仿真
- 基于CPLD的8位CISC CPU內(nèi)核設(shè)計.pdf
- 16位高速模數(shù)轉(zhuǎn)換模塊的設(shè)計及其動態(tài)性能測試.pdf
評論
0/150
提交評論