版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著現(xiàn)代芯片生產(chǎn)工藝的高速發(fā)展,嵌入式儀器的應(yīng)用越來越廣泛。如何實(shí)現(xiàn)嵌入式儀器的高效訪問并兼容傳統(tǒng)的板級(jí)測(cè)試標(biāo)準(zhǔn)成為一個(gè)新的問題。IEEE P1687(IJTAG)標(biāo)準(zhǔn)定義了一種由嵌入式儀器到 JTAG的高效、靈活且統(tǒng)一規(guī)范的儀器接口和可變掃描鏈路徑,其通過在掃描鏈中插入可實(shí)現(xiàn)掃描路徑變化功能的節(jié)點(diǎn)—SIB,使得系統(tǒng)中的掃描鏈具有靈活可變的特性。在針對(duì)嵌入式儀器的訪問過程中根據(jù)訪問操作需要選擇掃描鏈路徑,以盡可能的移除不必要的掃描鏈,從
2、而減少測(cè)試過程中移位操作的掃描鏈長(zhǎng)度,達(dá)到節(jié)約測(cè)試時(shí)間,提高訪問效率的目的。
本文介紹了IEEE P1687這一新標(biāo)準(zhǔn),分析了傳統(tǒng)的IEEE1149.1標(biāo)準(zhǔn)在嵌入式儀器訪問應(yīng)用中的缺點(diǎn)及IEEE P1687的優(yōu)勢(shì),并設(shè)計(jì)實(shí)現(xiàn)了IEEE P1687標(biāo)準(zhǔn)中核心部分SIB和GateWay的功能,設(shè)計(jì)實(shí)現(xiàn)了P1687的單層、多層和混合多層網(wǎng)絡(luò)結(jié)構(gòu),并對(duì)相應(yīng)的掃描鏈路徑變化功能進(jìn)行了仿真驗(yàn)證。最后提出了基于 IEEE P1687網(wǎng)絡(luò)的并
3、發(fā)進(jìn)程與順序進(jìn)程兩種訪問方式,通過對(duì)訪問操作中每一步的分析計(jì)算得出IEEE P1687網(wǎng)絡(luò)的總體訪問時(shí)間(OAT),并與相同情況下IEEE1149.1網(wǎng)絡(luò)的總體訪問時(shí)間(OAT)進(jìn)行了對(duì)比。
驗(yàn)證結(jié)果表明本文所設(shè)計(jì)的多個(gè)IEEE P1687網(wǎng)絡(luò)能夠很好地完成掃描鏈路徑的選擇功能,且通過對(duì)不同情況下的網(wǎng)絡(luò)總體訪問時(shí)間(OAT)分析,表明 IEEE P1687網(wǎng)絡(luò)的并發(fā)進(jìn)程訪問方式具有更優(yōu)的訪問效率。本文所設(shè)計(jì)的基于 IEEE P
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的可測(cè)性設(shè)計(jì)方法研究.pdf
- 基于IP復(fù)用SOC的可測(cè)性設(shè)計(jì).pdf
- 基于邊界掃描的數(shù)字系統(tǒng)可測(cè)性設(shè)計(jì)研究.pdf
- 集成芯片的可測(cè)性設(shè)計(jì)研究.pdf
- DSP芯片的可測(cè)性設(shè)計(jì)研究.pdf
- 基于IP的VAD_SOC設(shè)計(jì)及其可測(cè)性設(shè)計(jì)研究.pdf
- 基于AMBA總線的系統(tǒng)芯片可測(cè)性設(shè)計(jì)結(jié)構(gòu)研究.pdf
- ADC的可測(cè)性設(shè)計(jì)技術(shù)研究.pdf
- Garfield的可測(cè)性設(shè)計(jì)技術(shù)研究.pdf
- 基于TSV的3D-IC可測(cè)性設(shè)計(jì).pdf
- GPS基帶芯片的可測(cè)性設(shè)計(jì)研究.pdf
- 最小SOC系統(tǒng)的可測(cè)性設(shè)計(jì).pdf
- SOC中的可測(cè)性設(shè)計(jì)技術(shù).pdf
- FFT IP核設(shè)計(jì)及其可測(cè)性設(shè)計(jì)的研究.pdf
- SoC芯片可測(cè)性設(shè)計(jì)技術(shù)研究.pdf
- 嵌入式SRAM的可測(cè)性設(shè)計(jì)研究.pdf
- 基于ieee1149.1標(biāo)準(zhǔn)的系統(tǒng)級(jí)可測(cè)性設(shè)計(jì)
- DSP可測(cè)性設(shè)計(jì)及測(cè)試方法研究.pdf
- 基于多IP核SH2000芯片的可測(cè)性設(shè)計(jì)研究.pdf
- 監(jiān)控芯片的可測(cè)性電路設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論