基于Intel EP80579-VxWorks的互感器合并單元研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩75頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、近年來(lái),隨著計(jì)算機(jī)技術(shù)發(fā)展和電網(wǎng)對(duì)安全、穩(wěn)定、可靠運(yùn)行要求的提高及運(yùn)行管理現(xiàn)代化的要求,數(shù)字化變電站成為電網(wǎng)的重中之重。在國(guó)際電工委員會(huì)頒布IEC61850標(biāo)準(zhǔn)后,數(shù)字化變電站成為變電站今后的發(fā)展趨勢(shì),其中二次接口通信部分成為數(shù)字化變電站實(shí)現(xiàn)的關(guān)鍵技術(shù)之一。合并單元作為二次設(shè)備與互感器之間的設(shè)備,對(duì)于提高系統(tǒng)的集成度、準(zhǔn)確度和可靠性,實(shí)現(xiàn)站控層和過(guò)程層之間的無(wú)縫對(duì)接,簡(jiǎn)化二次設(shè)備等方面都具有很高的研究和應(yīng)用價(jià)值。
   目前合并

2、單元一般采用可編程門陣列FPGA和數(shù)字信號(hào)處理器DSP兩種主要的組成方式,或者是二者之間的組合。該方式的合并單元存在信號(hào)質(zhì)量差、可靠性差、兼容性差和誤碼率高的問(wèn)題。
   首先,本文對(duì)IEC61850標(biāo)準(zhǔn)協(xié)議進(jìn)行介紹,并把其與IEC60044標(biāo)準(zhǔn)相對(duì)比,提出關(guān)于合并單元功能的設(shè)計(jì)標(biāo)準(zhǔn)。在對(duì)合并單元各種組成方案分析基礎(chǔ)之上,提出了由數(shù)據(jù)接收同步模塊、數(shù)據(jù)處理模塊,數(shù)據(jù)發(fā)送模塊和軟件系統(tǒng)組成的合并單元設(shè)計(jì)方案。在合并單元的同步系統(tǒng)中

3、,采用了IRIG-B碼與脈沖信號(hào)相結(jié)合的同步方式,在降低系統(tǒng)開(kāi)銷同時(shí)保證了系統(tǒng)的時(shí)鐘高精度,解決了系統(tǒng)可靠性的問(wèn)題。其次,選擇嵌入式芯片IntelEP80579完成合并單元數(shù)據(jù)處理發(fā)送的功能,利用該芯片的前端總線技術(shù),解決合并單元信號(hào)質(zhì)量差,誤碼率高的問(wèn)題。然后,對(duì)各種嵌入式實(shí)時(shí)操作系統(tǒng)進(jìn)行對(duì)比與分析,選用VxWorks系統(tǒng)作為合并單元的軟件系統(tǒng),將軟件系統(tǒng)引入合并單元,解決其兼容性差的問(wèn)題。最后,建立MATLAB和OPNET兩個(gè)仿真平

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論