基于FPGA嵌入式處理器的電子式互感器合并單元的設(shè)計研究.pdf_第1頁
已閱讀1頁,還剩86頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著電力系統(tǒng)容量的日益擴大和電網(wǎng)電壓運行等級的不斷提高,基于電子計算機技術(shù)、光電傳感技術(shù)的新一代電子式電流/電壓互感器作為一種新型測量裝置具有體積小、重量輕、無鐵磁飽、鐵磁諧振、頻帶寬、易于與微機保護接口等特點,已成為變電站自動化系統(tǒng)中十分重要的組成部分。
  本文首先概述了國內(nèi)外電子式互感器的研究發(fā)展情況以及電子式互感器的工作原理,在全面描述了基于Rogowski空心線圈電子式互感器基本原理及其組成結(jié)構(gòu)的基礎(chǔ)之上,介紹了電子式互

2、感器數(shù)字輸出接口的重要組成部分――合并單元的定義及其組成,對合并單元的結(jié)構(gòu)原理、通信特點以及功能劃分進行了分析研。根據(jù)其功能特點,作者提出了一種利用現(xiàn)場可編程門陣列(FPGA)的嵌入式處理器為主,輔以DSP的采樣系統(tǒng)實現(xiàn)合并單元的方案。
  本文創(chuàng)新嘗試利用了ALTERA公司的CyloneII系列的FPGA芯片和Nios II處理器內(nèi)核,使用知識產(chǎn)權(quán)內(nèi)核(IP),并分別從硬件和軟件兩個方面介紹和實現(xiàn)三個功能模塊:基于DSP的數(shù)據(jù)采

3、集模塊、基于嵌入NiosII的現(xiàn)場可編程門陣列的數(shù)據(jù)處理模塊和數(shù)據(jù)輸出模塊。
  (1)數(shù)據(jù)采集模塊用于正確接收從高壓側(cè)傳送的數(shù)據(jù)信息,同時將這些數(shù)據(jù)進行正確排序后輸出給數(shù)據(jù)處理模塊;
  (2)數(shù)據(jù)處理模塊利用嵌入Nios II處理器內(nèi)核的FPGA對接收到的數(shù)據(jù)信號進行數(shù)字濾波設(shè)計求出相應(yīng)的均方根值及相位角,并對信號進行相位補償,最后將數(shù)據(jù)組幀后傳給數(shù)據(jù)輸出模塊;
  (3)數(shù)據(jù)輸出模塊將處理后數(shù)據(jù)傳送到上位機,繼而

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論