已閱讀1頁,還剩61頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、“時間統(tǒng)一系統(tǒng)”主要是指能夠提供標準時間信號和頻率信號的整套電子設備,被廣泛的應用于航天,衛(wèi)星,導航以及通信等多個領(lǐng)域。
本文首先討論了“時間統(tǒng)一系統(tǒng)”的理論和發(fā)展,進而闡明了IRIG_B(美國靶場儀器組_B)編解碼的原理,在此基礎(chǔ)上完成了一種基于FPGA技術(shù)的IRIG_B編解碼系統(tǒng)硬件實現(xiàn)方法。
本文采用Altera公司具有最新FPGA技術(shù)的DE2-115開發(fā)系統(tǒng)來完成時統(tǒng)終端的設計,并從工程實踐的角度詳細
2、介紹了編解碼系統(tǒng)的設計方案。1、編碼器部分采用硬件邏輯電路和調(diào)用IP核的方法,利用高性能的FPGA實現(xiàn)。保證了IRIG_B碼與IPPS基準信號的上升沿同步,提高了準確性和穩(wěn)定性。2、解碼器部分利用NiosII嵌入式軟核處理器構(gòu)建SOPC系統(tǒng)來實現(xiàn),達到軟硬件協(xié)同工作的效果,簡化了控制功能同時節(jié)省了資源。3、整個設計將IRIG_B編解碼器集成到同一塊FPGA芯片上,使得設備同時具備編解碼功能,具有更高的實用價值同時簡化了系統(tǒng)的測試。4、本
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的IRIG_B碼基帶接收電路的實現(xiàn).pdf
- 基于FPGA的IRIG-B碼解碼設計.pdf
- 基于FPGA的視頻編解碼系統(tǒng)實現(xiàn).pdf
- 基于FPGA的IRIG-B碼解碼器的設計.pdf
- 基于FPGA信道編解碼算法的實現(xiàn).pdf
- 基于UWB通信系統(tǒng)信道編解碼的FPGA實現(xiàn).pdf
- RS編解碼的FPGA實現(xiàn).pdf
- IRIG-B碼解碼板設計與實現(xiàn).pdf
- 基于FPGA的IRIG-B碼基帶產(chǎn)生電路的設計與實現(xiàn).pdf
- 基于FPGA系統(tǒng)的ADPCM編解碼應用.pdf
- 基于FPGA的ADPCM語音編解碼的研究與實現(xiàn).pdf
- RS與卷積級聯(lián)的編解碼FPGA實現(xiàn).pdf
- 基于FPGA的語音編解碼實時實現(xiàn)的研究.pdf
- 基于FPGA的高速8B-10B編解碼電路設計.pdf
- 基于FPGA的JPEG實時圖像編解碼系統(tǒng).pdf
- 基于FPGA的OCDMA二維電域編解碼系統(tǒng)的設計與實現(xiàn).pdf
- 基于FPGA和WM8731的音頻編解碼系統(tǒng)的設計與實現(xiàn)_占楊林.pdf
- IRIG-B碼解碼及網(wǎng)絡校時的實現(xiàn).pdf
- DVB信道編解碼算法研究與FPGA實現(xiàn).pdf
- 基于DSP的語音編解碼系統(tǒng)的設計與實現(xiàn).pdf
評論
0/150
提交評論