基于FPGA的固態(tài)盤(pán)陣列控制邏輯優(yōu)化設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩76頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、固態(tài)硬盤(pán)技術(shù)的出現(xiàn)和發(fā)展,克服了傳統(tǒng)機(jī)械存儲(chǔ)在性能和可靠性方面的不足。但隨著電子技術(shù)的飛速發(fā)展,航空航天、車(chē)載艦載等信息系統(tǒng)的信息獲取和處理能力都得到了極大提高,單個(gè)固態(tài)硬盤(pán)的性能和可靠性已不能滿(mǎn)足要求,成為了諸多信息系統(tǒng)的瓶頸。如何基于目前的固態(tài)硬盤(pán)技術(shù)構(gòu)建高性能、大容量的存儲(chǔ)系統(tǒng),成為了新的研究熱點(diǎn)。本文在傳統(tǒng)陣列技術(shù)和RAID技術(shù)的基礎(chǔ)上,研究了面向嵌入式應(yīng)用的固態(tài)盤(pán)陣列技術(shù),對(duì)陣列控制邏輯進(jìn)行優(yōu)化設(shè)計(jì)與實(shí)現(xiàn)。主要工作如下:

2、>  (1)對(duì)固態(tài)盤(pán)陣列控制邏輯進(jìn)行總體設(shè)計(jì),對(duì)其總體技術(shù)體制進(jìn)行了研究,確定基于總線(xiàn)技術(shù)實(shí)現(xiàn)陣列控制邏輯的互聯(lián),確立了存儲(chǔ)陣列接口及數(shù)據(jù)布局方式。并在此基礎(chǔ)上設(shè)計(jì)實(shí)現(xiàn)了接口邏輯、RAID控制器和SATA主機(jī)端控制器邏輯。
  (2)對(duì)影響陣列控制邏輯的關(guān)鍵模塊進(jìn)行了優(yōu)化設(shè)計(jì),圍繞存儲(chǔ)陣列性能、穩(wěn)定性和資源利用率等問(wèn)題,重點(diǎn)從垃圾回收、SATA主機(jī)端控制器等方面進(jìn)行了優(yōu)化。
 ?。?)主要對(duì)設(shè)計(jì)實(shí)現(xiàn)的陣列控制邏輯進(jìn)行了測(cè)試與

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論