低壓、低功耗、高精度的逐次逼近型ADC設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩98頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、移動(dòng)設(shè)備、手持醫(yī)療診斷設(shè)備和無線傳感器等低功耗應(yīng)用場(chǎng)合要求系統(tǒng)使用高效率的數(shù)模轉(zhuǎn)換器(ADC)來提高系統(tǒng)的有效使用時(shí)間。同時(shí),數(shù)字電路的電源不斷下降迫使整個(gè)系統(tǒng)使用低電源電壓的ADC來滿足SoC系統(tǒng)集成的需要??紤]到SAR ADC的功耗非常低并且能夠穩(wěn)定的工作在低電源電壓下,它往往是這些應(yīng)用的最佳選擇。
  首先,本論文主要分析并且設(shè)計(jì)了一款0.5V電壓下精度速度可以調(diào)整的SAR ADC,還提出了一個(gè)改進(jìn)型時(shí)鐘倍增電路和一個(gè)電平移

2、位電路來減少ADC中采樣開關(guān)和分辨率調(diào)節(jié)開關(guān)的漏電流。因?yàn)檫@兩個(gè)新技術(shù),該ADC可以在不減少有效精度的情況下工作在不同的采樣率和不同的精度下。另外,該論文還分析了合并電容型電容陣列和分段式 DAC的非線性。芯片測(cè)試結(jié)果顯示這個(gè)基于0.13um CMOS工藝實(shí)現(xiàn)的ADC能夠在10比特、8比特和6比特的模式下分別取得8.5比特、7.4比特和5.9比特的有效精度。當(dāng)這個(gè)ADC工作在10比特125kS/s采樣率下時(shí),其消耗的功耗為3.4uW其功

3、率品質(zhì)因數(shù)為74.6 fJ/step。
  然后,該論文討論并且設(shè)計(jì)了另一個(gè)0.5V電壓12比特精度的自校準(zhǔn)SAR ADC,并重點(diǎn)關(guān)注了低壓下的自校準(zhǔn)技術(shù)。利用本論文提出的自校準(zhǔn)SAR ADC的行為模型,該論文研究了比較器噪聲和校準(zhǔn)DAC精度與ADC整體性能的關(guān)系。同時(shí),還討論了低壓自校準(zhǔn)SAR ADC在電路實(shí)現(xiàn)上的挑戰(zhàn)和相應(yīng)的解決方法。電路仿真結(jié)果顯示該ADC在電容失配高達(dá)3%的情況下仍然能夠取得11.1比特的有效精度和79dB

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論